ZHCSZ83 November   2025 ADC32RF72

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性 - 功耗
    6. 5.6 电气特性 - 直流规格
    7. 5.7 电气特性 - 交流规格
    8. 5.8 时序要求
    9. 5.9 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 模拟输入
        1. 7.3.1.1 输入带宽
        2. 7.3.1.2 后台校准
      2. 7.3.2 ADC 通道选择和断电模式
      3. 7.3.3 采样时钟输入
      4. 7.3.4 SYSREF
        1. 7.3.4.1 SYSREF 监测器
      5. 7.3.5 数字信号处理器 (DSP) 特性
        1. 7.3.5.1 DSP 输入多路复用器
        2. 7.3.5.2 小数延迟
        3. 7.3.5.3 可实现均衡的可编程 FIR 滤波器
        4. 7.3.5.4 DSP 输出多路复用器
        5. 7.3.5.5 数字下变频器 (DDC)
          1. 7.3.5.5.1 抽取滤波器输入
          2. 7.3.5.5.2 抽取模式
          3. 7.3.5.5.3 抽取滤波器响应
          4. 7.3.5.5.4 数控振荡器 (NCO)
            1. 7.3.5.5.4.1 NCO 更新
            2. 7.3.5.5.4.2 NCO 复位
      6. 7.3.6 数字输出接口
        1. 7.3.6.1 JESD204B/C 接口
          1. 7.3.6.1.1 JESD204B 初始通道对齐 (ILA)
          2. 7.3.6.1.2 SYNC 信号
          3. 7.3.6.1.3 JESD204B/C 帧元件
          4. 7.3.6.1.4 旁路模式下的 JESD204B/C 帧组件
          5. 7.3.6.1.5 具有实数抽取功能的 JESD204B/C 帧组件
          6. 7.3.6.1.6 具有复数抽取功能的 JESD204B,C 帧组件
        2. 7.3.6.2 JESD 输出基准时钟
    4. 7.4 器件功能模式
      1. 7.4.1 器件运行模式比较
    5. 7.5 编程
      1. 7.5.1 GPIO 控制
      2. 7.5.2 SPI 寄存器写入
      3. 7.5.3 SPI 寄存器读取
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用:频谱分析仪
      1. 8.2.1 设计要求
        1. 8.2.1.1 输入信号路径:宽带接收器
        2. 8.2.1.2 时钟
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 采样时钟要求
      3. 8.2.3 应用性能曲线图
    3. 8.3 典型应用:时间域数字转换器
      1. 8.3.1 设计要求
        1. 8.3.1.1 输入信号路径:时间域数字转换器
      2. 8.3.2 应用性能曲线图
    4. 8.4 初始化设置
    5. 8.5 电源相关建议
    6. 8.6 布局
      1. 8.6.1 布局指南
      2. 8.6.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
      2. 9.1.2 第三方产品免责声明
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

采样时钟输入

时钟输入具有内部 100Ω 差分端接,自偏置到 VCM = 0.7V,从而启用外部交流耦合(请参阅图 7-7)。

ADC32RF72 内部采样时钟电路图 7-7 内部采样时钟电路

内部采样时钟路径设计用于大幅降低残余相位噪声的影响。采样时钟电路需要专用的低噪声电源,以实现最佳性能。内部孔径时钟相位噪声对时钟振幅也很敏感。为了获得最佳性能,时钟振幅必须大于 1Vpp。

表 7-4 1GHz 时的内部孔径时钟噪声
频率偏移 (MHz) 相位噪声 (dBc/Hz) 振幅噪声 (dBc/Hz)
0.001 -130 -139
0.01 -140 -149
0.1 -150 -155
1 -155 -159

可以对以下参数进行编程:

表 7-5 时钟寄存器编程

系统参数

名称
尺寸 默认值 复位 说明
ADC_CLK_FREQ_HZ 33 0 R/W 33 位无符号数,表示采样时钟频率(以 Hz 为单位)。