ZHCSZ83 November 2025 ADC32RF72
PRODUCTION DATA
时钟输入具有内部 100Ω 差分端接,自偏置到 VCM = 0.7V,从而启用外部交流耦合(请参阅图 7-7)。
内部采样时钟路径设计用于大幅降低残余相位噪声的影响。采样时钟电路需要专用的低噪声电源,以实现最佳性能。内部孔径时钟相位噪声对时钟振幅也很敏感。为了获得最佳性能,时钟振幅必须大于 1Vpp。
| 频率偏移 (MHz) | 相位噪声 (dBc/Hz) | 振幅噪声 (dBc/Hz) |
|---|---|---|
| 0.001 | -130 | -139 |
| 0.01 | -140 | -149 |
| 0.1 | -150 | -155 |
| 1 | -155 | -159 |
可以对以下参数进行编程:
系统参数 名称 |
尺寸 | 默认值 | 复位 | 说明 |
|---|---|---|---|---|
| ADC_CLK_FREQ_HZ | 33 | 0 | R/W | 33 位无符号数,表示采样时钟频率(以 Hz 为单位)。 |