ZHCACO7 may   2023 AFE58JD48 , DAC81001 , DAC8801 , DAC8830 , OPA2210 , REF5010 , REF5040 , THS4130

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2建议的拓扑结构
    1. 2.1 建议 1:使用 R-2R DAC (DAC8830)
      1. 2.1.1 重点产品
        1. 2.1.1.1 DAC8830
        2. 2.1.1.2 OPA2210
        3. 2.1.1.3 THS4130
        4. 2.1.1.4 REF5040
      2. 2.1.2 设计电路
      3. 2.1.3 PSpice-TI 仿真
    2. 2.2 建议 2:使用 M-DAC (DAC8801)
      1. 2.2.1 重点产品
        1. 2.2.1.1 DAC8801
        2. 2.2.1.2 OPA2210
        3. 2.2.1.3 THS4130
        4. 2.2.1.4 REF5010
      2. 2.2.2 设计电路
      3. 2.2.3 PSpice-TI 仿真
    3. 2.3 建议 3:使用低噪声 R-2R DAC (DAC81001)
      1. 2.3.1 重点产品
        1. 2.3.1.1 DAC81001
        2. 2.3.1.2 OPA2210
        3. 2.3.1.3 THS4130
        4. 2.3.1.4 REF5010
      2. 2.3.2 设计电路
      3. 2.3.3 PSpice-TI 仿真
  6. 3结论
  7. 4参考

设计电路

本节建议对具有倍增 DAC (MDAC) 的 TGC 控制电路采用另一种方法来生成 VCNTL 驱动。图 2-5 展示了该拓扑的简要方框图。即使 VCNTL 范围在 –0.4V 至 0.4V 之间,DAC 也会使用更高的基准电压 VREF = 10V。对基准电压进行滤波可消除高频噪声,DAC 会生成 0 至 VREF 的输出范围。使用运算放大器将 DAC 的输出缓冲至 –VREF 至 0 的电平。额外的信号调节可能涉及使用低通滤波来降低噪声带宽。最后,衰减电路使用 R-2R-DAC 生成 VCNTL 驱动,将范围缩小到所需的 VCNTL 范围。


GUID-20221116-SS0I-5X9R-WLCP-MVBHKDHBNTDG-low.svg

图 2-5 电流输出 MDAC 用于生成 TGC 信号

前面的方法从高基准电压和高 DAC 满量程范围开始,然后进行衰减,这有助于衰减来自基准电路和 DAC 以及用于信号调节的其他运算放大器的噪声。图 2-6 使用此拓扑显示了控制电压的驱动电路。


GUID-20221116-SS0I-KQLQ-X6KR-WCTPJGKQNLGG-low.svg

图 2-6 建议 2 VCNTL 驱动电路

REF5010 会生成 10V 基准电压,该基准电压经过滤波和缓冲以生成 VREF_10V。这用作 DAC8801 的基准电压,它在与数字输入代码相对应的 IOUT 上生成电流输出。DAC8801 的 IOUT 引脚连接到 OPA2210 的虚拟接地(负极端子);反馈电阻器(RFB 在 DAC8801 内部)连接到 OPA2210 的输出,从而实现电流电压转换。OPA2210 的输出电压范围为 –10V 至 0V,它是 THS4130 的输入,THS4130 配置为 Sallen-Key 滤波器。最后,使用电阻衰减器将 10V 范围衰减至 –0.4V 至 0.4V 范围,共模电压为 1.3V。