Produktdetails

Frequency (max) (MHz) 12800 Frequency (min) (MHz) 300 Features 1:4 fanout, Integrated multiplier and divider modes, JESD204B/C SYSREF support, Phase synchronization, Programmable Delay, Programmable phase offset, RF clock distribution, Ultra-low additive jitter Current consumption (mA) 405 Integrated VCO No Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
Frequency (max) (MHz) 12800 Frequency (min) (MHz) 300 Features 1:4 fanout, Integrated multiplier and divider modes, JESD204B/C SYSREF support, Phase synchronization, Programmable Delay, Programmable phase offset, RF clock distribution, Ultra-low additive jitter Current consumption (mA) 405 Integrated VCO No Operating temperature range (°C) -40 to 85 Rating Catalog Lock time (µs) (typ) (s) Loop BW dependent
VQFN (RHA) 40 36 mm² 6 x 6
  • Output frequency: 300MHz to 12.8GHz
  • Noiseless adjustable input delay up to 60ps with 1.1ps resolution
  • Individual adjustable output delays up to 55ps with 0.9ps resolution
  • Ultra-low noise
    • Noise floor: –159dBc/Hz at 6GHz output
    • Additive jitter (DC to fCLK): 36fs
    • Additive jitter (100Hz to 100MHz): 10fs
  • Four high-frequency clocks with corresponding SYSREF outputs
    • Shared divide by 1 (Bypass), 2, 3, 4, 5, 6, 7, and 8
    • Shared programmable multiplier x2, x3, x4, x5, x6, x7 and x8
  • LOGICLK output with corresponding SYSREF output
    • On separate divide bank
    • 1, 2, 4 pre-divider
    • 1 (bypass), 2, …, 1023 post divider
    • Second logic clock option with additional divider 1, 2, 4 & 8
  • Six programmable output power levels
  • Synchronized SYSREF clock outputs
    • 508 delay step adjustments of less than 2.5ps at 12.8GHz
    • Generator, repeater and repeater retime modes
    • Windowing feature for SYSREFREQ pins to optimize timing
  • SYNC feature to all divides and multiple devices
  • Operating voltage: 2.5V
  • Operating temperature: –40ºC to +85ºC
  • Output frequency: 300MHz to 12.8GHz
  • Noiseless adjustable input delay up to 60ps with 1.1ps resolution
  • Individual adjustable output delays up to 55ps with 0.9ps resolution
  • Ultra-low noise
    • Noise floor: –159dBc/Hz at 6GHz output
    • Additive jitter (DC to fCLK): 36fs
    • Additive jitter (100Hz to 100MHz): 10fs
  • Four high-frequency clocks with corresponding SYSREF outputs
    • Shared divide by 1 (Bypass), 2, 3, 4, 5, 6, 7, and 8
    • Shared programmable multiplier x2, x3, x4, x5, x6, x7 and x8
  • LOGICLK output with corresponding SYSREF output
    • On separate divide bank
    • 1, 2, 4 pre-divider
    • 1 (bypass), 2, …, 1023 post divider
    • Second logic clock option with additional divider 1, 2, 4 & 8
  • Six programmable output power levels
  • Synchronized SYSREF clock outputs
    • 508 delay step adjustments of less than 2.5ps at 12.8GHz
    • Generator, repeater and repeater retime modes
    • Windowing feature for SYSREFREQ pins to optimize timing
  • SYNC feature to all divides and multiple devices
  • Operating voltage: 2.5V
  • Operating temperature: –40ºC to +85ºC

The high frequency capability, extremely low jitter and programmable clock input and output delay of this device, makes a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high frequency clock outputs and additional LOGICLK outputs with larger divider range, is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be internally generated or passed in as an input and re-clocked to the device clocks. The noiseless delay adjustment at input path of the high frequency clock input and individual clock output paths insures low skew clocks in multi-channel system. For data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is important. In applications where more than four data converters need to be clocked, a variety of cascading architectures can be developed using multiple devices to distribute all the high frequency clocks and SYSREF signals required. This device, combined with an ultra-low noise reference clock source, is an exemplary choice for clocking data converters, especially when sampling above 3GHz.

The high frequency capability, extremely low jitter and programmable clock input and output delay of this device, makes a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high frequency clock outputs and additional LOGICLK outputs with larger divider range, is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be internally generated or passed in as an input and re-clocked to the device clocks. The noiseless delay adjustment at input path of the high frequency clock input and individual clock output paths insures low skew clocks in multi-channel system. For data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is important. In applications where more than four data converters need to be clocked, a variety of cascading architectures can be developed using multiple devices to distribute all the high frequency clocks and SYSREF signals required. This device, combined with an ultra-low noise reference clock source, is an exemplary choice for clocking data converters, especially when sampling above 3GHz.

Herunterladen Video mit Transkript ansehen Video

Ähnliche Produkte, die für Sie interessant sein könnten

Ähnliche Funktionalität wie verglichener Baustein
LMX1204 AKTIV 12,8-GHz-RF-Puffer, -Multiplikator und -Teiler mit SYSREF-Unterstützung gemäß JESD204B/C und Phasens No programmable clock delays functionality
LMX1214 AKTIV 1:5, 18-GHz-HF-Puffer und Teiler mit Hilfstakt RF buffer-only version up to 18GHz
LMX2820 AKTIV 22,6-GHz-Breitband-HF-Synthesizer mit Phasensynchronisation, JESD und < 5-μs Frequenzkalibrierung Up to 22.6GHz synthesizer and JESD support

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 4
Top-Dokumentation Typ Titel Format-Optionen Datum
* Data sheet LMX1205 Low-Noise, High-Frequency JESD Buffer/Multiplier/Divider datasheet PDF | HTML 13 Dez 2024
Application note Practical Clocking Considerations That Give Your Next High-Speed Converter Design an Edge (Rev. A) PDF | HTML 11 Apr 2025
Application note Impact of Slew Rate on Noise PDF | HTML 06 Feb 2025
Application note Windowing, Sync, Sysref in LMX1205 PDF | HTML 28 Jan 2025

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

LMX1205EVM — LMX1205 – Evaluierungsmodul

Das LMX1205-Evaluierungsmodul (EVM) ist zur Auswertung der Leistung des LMX1205 ausgelegt, eines Radiofrequenz-Puffers (HF), -Teilers und -Multiplikators mit vier Ausgängen und extrem geringem additiven Jitter. Dieses EVM kann HF-Takteingänge bis zu 12,8 GHz puffern, den Eingang im Ausgangsbereich (...)
Benutzerhandbuch: PDF | HTML
Evaluierungsplatine

LMX1205_CASCADED_REF_BOARD — LMX1205 Referenzplatine zur Evaluierung des kaskadierten Taktbaums

Das Multisite-Evaluierungsmodul (EVM) LMX1205 ist zur Auswertung der Leistung des überlappenden Taktbaums von LMX1205 ausgelegt, eines Hochfrequenz-Puffers (HF), -Teilers und -Multiplikators mit vier Ausgängen und extrem geringem additiven Jitter. Jeder integrierte Schaltkreis in diesem EVM kann (...)

Benutzerhandbuch: PDF | HTML
Anwendungssoftware und Frameworks

PLLATINUMSIM-SW — Texas Instruments PLLatinum-Simulator-Tool

PLLATINUMSIM-SW ist ein Simulationstool, mit dem Benutzer detaillierte Designs und Simulationen unserer integrierten PLLatinum™-Schaltkreisen erstellen können, einschließlich der LMX-Serie von phasenverriegelten Schleifen (PLLs) und Synthesizern.
Support-Software

TICSPRO-SW TICS Pro GUI and Live Programming Tool for Clocking Devices

Texas Instruments clocks and synthesizers (TICS) pro software is used to program the evaluation modules (EVMs) for product numbers with these prefixes: CDC, LMK and LMX. These products include phase-locked loops and voltage-controlled oscillators (PLL+VCO), synthesizers and clocking devices.

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Download-Optionen
Simulationsmodell

LMX1205 IBIS Model

SNAM299.ZIP (52 KB) - IBIS Model
Designtool

CLOCK-TREE-ARCHITECT — Programmiersoftware Clock Tree Architect

Der Taktbaum-Architekt ist ein Taktbaum-Synthesetool, das Ihren Designprozess optimiert, indem es Taktbaumlösungen auf der Grundlage Ihrer Systemanforderungen erzeugt. Das Tool zieht Daten aus einer umfangreichen Datenbank von Taktgeberprodukten, um eine Multi-Chip-Taktlösung auf Systemebene zu (...)
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
VQFN (RHA) 40 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos