ZHCUCS8 February   2025 AFE7728D , AFE7768D , AFE7769D

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2硬件和软件设置
    1. 2.1 硬件设置
    2. 2.2 软件设置
    3. 2.3 测试用例
      1. 2.3.1 所有测试用例的初始启动
        1. 2.3.1.1 测试用例 1:从 NCO @ 5MHz 生成正弦 TX_DATA
        2. 2.3.1.2 测试用例 2:从 NCO @ 20MHz 生成正弦 TX_DATA
        3. 2.3.1.3 测试用例 3:将信号发生器输出端口连接到 AFE7769DEVM 的 RX(输出功率为 -13dBm)
        4. 2.3.1.4 测试用例 4:将信号发生器输出端口连接到 AFE7769DEVM 的 RX(输出功率为 -23dBm)

硬件设置

本节讨论了测试环境的初始设置以及必要的电源连接。

  1. 将 AFE7769DEVM 的 FMC+ 连接器安装到 Arria 10 FPGA 上的接收器部分(标有 J19),如 图 2-1 所示。
     AFE7769DEVM 和 Arria 10 FPGA图 2-1 AFE7769DEVM 和 Arria 10 FPGA
  2. 确保对必要的电源/端口进行以下连接,并打开 Arria 10,如上方所示。开关位于上图的右下角。
    1. USB-C 电缆:连接到用于启动 Latte GUI 的 PC。
    2. AFE7769DEVM 电源线:连接到 @ 5.5V 的电源
    3. 以太网电缆:连接到以太网端口
    4. USB Blaster 电缆:连接到用于启动 Quartus Programmer 和 SignalTap 的 PC
    5. Arria 10 电源线:连接到安全电源插座

有关 Arria 10 的所有其他硬件集成,请参阅 Intel® Arria® 10 SX SoC 开发套件