LMKDB1204 上的逻辑输入和输出引脚提供了用于选择不同器件模式、输入时钟选择、输出启用/禁用控制、信号丢失 (LOS) 检测和输出阻抗选择的选项。以下部分介绍了不同输入和输出逻辑引脚的功能。输入引脚的电压电平可以通过 TICSPro GUI 使用 MSP430 MCU 或使用表 3-1 中指定的板载跳线进行设置。
表 3-3 器件启动模式
| SMB_EN 输入电平 |
启动模式 |
| 低电平(默认) |
SMBus 无效。 |
| 高 |
SMBus 有效。为了正常运行,需要移除 JP4 和 JP5 上的板载跳线接头。 |
表 3-4 时钟输入选择
| CLKIN_SEL_tri 输出电平 |
功能 |
| 低 |
CLKIN0 是所有输出的输入源。 |
| 高 |
CLKIN1 是所有输出的输入源。 |
| 高阻态 |
CLKIN0 是 BANK0 输出的输入源,CLKIN1 是 BANK1 输出的输入源。必须移除 JP4,并且必须去掉 R51。如果在移除 R51 后需要激活 SMBus 模式,则需要将板载接头跳线 JP4 设置为高电平。 |
表 3-5 输出使能引脚控制
| OE0# 至 OE3# 输入电平 |
输出状态 |
| 低电平(默认) |
被启用。 |
| 高 |
禁用 |
注: 对于 OE3#,当仅使用 JP5 上的板载跳线接头(而非 MSP430 MCU)控制引脚且 SMBus 被禁用/SMB_EN = 高电平时,必须去掉 R52。如果在移除 R52 后需要激活 SMBus 模式,则需要将 JP5 上的板载接头跳线设置为高电平。
表 3-6 信号损失 (LOS) 检测(状态引脚)
| LOSb 输出电平 |
LOS 状态 |
| 低 |
未检测到 |
| 高 |
检测到 |
表 3-7 LP-HCSL 差分时钟输出阻抗选择
| ZOUT_SEL 输出电平 |
功能 |
| 低 |
LMKDB1204 具有 85Ω 输出端接。 |
| 高 |
LMKDB1204 具有 100Ω 输出端接。 |