ZHCUC03A May   2024  – May 2024 LMKDB1204

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 评估模块概述
    1. 1.1 引言
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. EVM 快速入门
    1. 2.1 硬件设置
    2. 2.2 软件设置
      1. 2.2.1 TICS Pro GUI 设置
      2. 2.2.2 上电序列
    3. 2.3 EVM 测量
  8. 硬件
    1. 3.1 器件运行模式
    2. 3.2 EVM 配置
      1. 3.2.1 电源
      2. 3.2.2 逻辑输入与输出
      3. 3.2.3 时钟输入
      4. 3.2.4 时钟输出
      5. 3.2.5 状态输出、LED 和测试点
  9. 软件
    1. 4.1 TICS Pro LMKDB1204 软件
      1. 4.1.1 输入
        1. 4.1.1.1 输入选择(CLKIN_SEL 寄存器)
        2. 4.1.1.2 输入接口类型
        3. 4.1.1.3 输入端接
        4. 4.1.1.4 自动输出禁用 (AOD)
        5. 4.1.1.5 LOS 事件
        6. 4.1.1.6 LOS 读回
      2. 4.1.2 器件信息和 EVM 设置
        1. 4.1.2.1 器件信息
        2. 4.1.2.2 EVM 设置
        3. 4.1.2.3 SMBus
      3. 4.1.3 输出
        1. 4.1.3.1 SMBus
          1. 4.1.3.1.1 输出压摆率控制
        2. 4.1.3.2 OE 和 ZOUT_SEL 引脚控制
  10. 实现结果
    1. 5.1 典型相位噪声特性
  11. 硬件设计文件
    1. 6.1 原理图
    2. 6.2 PCB 布局
    3. 6.3 物料清单 (BOM)
  12. 合规信息
    1. 7.1 合规性和认证
  13. 其他信息
    1. 8.1 商标
  14. 参考文献
  15. 10修订历史记录

逻辑输入与输出

LMKDB1204 上的逻辑输入和输出引脚提供了用于选择不同器件模式、输入时钟选择、输出启用/禁用控制、信号丢失 (LOS) 检测和输出阻抗选择的选项。以下部分介绍了不同输入和输出逻辑引脚的功能。输入引脚的电压电平可以通过 TICSPro GUI 使用 MSP430 MCU 或使用表 3-1 中指定的板载跳线进行设置。

表 3-3 器件启动模式
SMB_EN 输入电平 启动模式
低电平(默认) SMBus 无效。
SMBus 有效。为了正常运行,需要移除 JP4 和 JP5 上的板载跳线接头。

表 3-4 时钟输入选择
CLKIN_SEL_tri 输出电平 功能
CLKIN0 是所有输出的输入源。
CLKIN1 是所有输出的输入源。
高阻态 CLKIN0 是 BANK0 输出的输入源,CLKIN1 是 BANK1 输出的输入源。必须移除 JP4,并且必须去掉 R51。如果在移除 R51 需要激活 SMBus 模式,则需要将板载接头跳线 JP4 设置为高电平。
表 3-5 输出使能引脚控制
OE0# 至 OE3# 输入电平 输出状态
低电平(默认) 被启用。
禁用
注: 对于 OE3#,当仅使用 JP5 上的板载跳线接头(而非 MSP430 MCU)控制引脚且 SMBus 被禁用/SMB_EN = 高电平时,必须去掉 R52。如果在移除 R52 需要激活 SMBus 模式,则需要将 JP5 上的板载接头跳线设置为高电平。
表 3-6 信号损失 (LOS) 检测(状态引脚)
LOSb 输出电平 LOS 状态
未检测到
检测到
表 3-7 LP-HCSL 差分时钟输出阻抗选择
ZOUT_SEL 输出电平 功能
LMKDB1204 具有 85Ω 输出端接。
LMKDB1204 具有 100Ω 输出端接。