ZHCUBP4A November 2023 – October 2025
根据 PMIC 配置和电源优化要求,AM62P SoC 的核心电压可以是 0.75V 或 0.85V。默认情况下,PMIC 配置为在 0.85V 下提供 VDD_CORE,但可以通过移除 R157 将 PMIC 更改为 0.75V。所有 SoC 电源轨上都提供了电流监控器。
SoC 具有不同 I/O 组。每个 I/O 组由特定电源供电,如表 2-15 所列。
| SL编号 | 电源 | SoC 电源轨 | IO 电源组 | 电压 |
|---|---|---|---|---|
| 1 | VDD_CORE | VDD_CORE | CORE | 0.75/0.85 |
| VDDA_CORE_CSI_DSI | CSI 和 DSI | |||
| VDDA_CORE_DSI_CLK | DSI | |||
| VDDA_DDR_PLL0 | DDR PLL | |||
| VDDA_CORE_USB | USB | |||
| 2 | VDD_CANUART(常开) | VDD_CANUART | CANUART | 0.75/0.85 |
| 3 | VDDR_CORE | VDDR_CORE | CORE | 0.85 |
| VDD_MMC0 | MMC0 | |||
| VDDS_DLL_MMC0 | MMC0 | |||
| 4 | VDDA_1V8 | VDDA_1P8_CSI_DSI | CSI 和 DSI | 1.8 |
| VDDA_1P8_OLDI0 | OLDI | |||
| VDDA_MCU | MCU | |||
| VDDS_OSC0 | OSC0 | |||
| VDDA_PLL[0:4] | PLL | |||
| VDDA_TEMP[0:2] | TEMP | |||
| VDDA_1P8_USB | USB | |||
| 5 | VDD_LPDDR4 | VDDS_DDR | DDR0 | 1.1 |
| VDDS_DDR_C | ||||
| 6 | CAN_IO_3V3(常开) | VDDSHV_CANUART | CANUART | 3.3 |
| 7 | VPP_1V8 | VPP_1V8 | 1.8 | |
| 8 | SOC_VDDSHV5_SDIO | VDDSHV5 | MMC1 | 3.3/1.8 |
| 9 | SOC_DVDD1V8 | VDDSHV1 | OSPI | 1.8 |
| VDDS_MMC0 | MMC0 | |||
| VDDSHV6 | MMC2 | |||
| VMON_1P8_SOC | ||||
| 10 | SOC_DVDD3V3 | VDDSHV0 | 通用 | 3.3 |
| VDDSHV2 | GEMAC | |||
| VDDSHV3 | GPMC | |||
| VDDSHV_MCU | MCU GENERAL | |||
| VMON_3P3_SOC | ||||
| VDDA_3P3_USB | USB |