ZHCUAZ0A March   2023  – September 2023 UCC14130-Q1 , UCC14131-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
    1. 1.1 U1 元件选型
    2. 1.2 引脚配置和功能
  5. 2说明
    1. 2.1 EVM 电气性能规格
  6. 3原理图
  7. 4EVM 设置和操作
    1. 4.1 建议测试设备
    2. 4.2 通过外部连接轻松进行评估
    3. 4.3 为 EVM 供电
      1. 4.3.1 加电以便启动
      2. 4.3.2 断电以便关断
    4. 4.4 EVM 测试点
    5. 4.5 探测 EVM
  8. 5性能数据
    1. 5.1  效率数据
    2. 5.2  调节数据
    3. 5.3  稳态输入电流
    4. 5.4  启动波形
    5. 5.5  浪涌电流
    6. 5.6  交流纹波电压
    7. 5.7  EN 和时序
    8. 5.8  RLIM
    9. 5.9  关断
    10. 5.10 热性能
  9. 6组装和印刷电路板 (PCB) 层
  10. 7物料清单 (BOM)
  11. 8修订历史记录

引脚配置和功能


GUID-D6662632-C029-4993-AD6C-547B9E42915F-low.svg

图 1-1 DWN 封装,36 引脚 SSOP(顶视图)
表 1-2 引脚功能(请参阅并遵照数据表)
引脚1说明
名称编号
GNDP1、2、5、8、9、10、11、12、13、14、15、16、17、18GVIN 的初级侧接地连接。引脚 1、2 和 5 是模拟地。引脚 8、9、10、11、12、13、14、15、16、17 和 18 是电源地。在覆铜上放置几个过孔以进行散热。
PG3O

低电平有效电源正常开漏输出引脚。当 (UVLO ≤ VVIN ≤ OVLO)、(UVP1 ≤ (VDD – VEE) ≤ OVP1)、TJ_Primary ≤ TSHUTPPRIMARY_RISE 和 TJ_secondary ≤ TSHUTSECONDARY_RISE 时,PG 保持低电平

ENA4I启用引脚。强制 ENA 为低电平会禁用器件。上拉至高电平以启用正常的器件功能。建议最大值为 5.5V。
VIN6、7P初级输入电压。引脚 6 用于模拟输入,引脚 7 用于电源输入。对于引脚 7,将两个并联的 10µF 陶瓷电容器从电源 VIN 引脚 7 连接到电源 GNDP 引脚 8。在引脚 7 和引脚 8 附近连接一个 0.1µF 高频旁路陶瓷电容器。
VEE19、20、21、22、23、24、25、26、27、30、31、36G

用于 VDD 的次级侧参考连接。VEE 引脚用于高电流返回路径。

VDD28、29P来自变压器的次级侧隔离式输出电压。从 VDD 至 VEE 连接一个 10μF 和一个并联 0.1μF 陶瓷电容器。0.1μF 陶瓷电容器是高频旁路,必须靠近 IC 引脚。
RLIM32P用于限制来自 VDD 的拉电流的第二个次级侧隔离式输出电压电阻器。
FBVEE33I反馈输出电压检测引脚用于调节输出电压。
FBVDD34I反馈 (VDD – VEE) 输出电压检测引脚用于调整输出 (VDD – VEE) 电压。在 VDD 和 VEE 之间连接一个电阻分压器,使中点连接到 FBVDD,调节时的等效 FBVDD 电压为 2.5V。在低侧反馈电阻并联一个 330pF 陶瓷电容,用于高频去耦。用于高频旁路的 330pF 陶瓷电容器必须紧挨着顶层或底层(两层通过过孔连接)的 FBVDD 和 VEEA IC 引脚。
VEEA35G用于噪声敏感模拟反馈输入、FBVDD 和 FBVEE 的次级侧模拟检测参考连接。将低侧反馈电阻和高频去耦滤波电容连接到靠近 VEEA 引脚和各自的反馈引脚 FBVDD 或 FBVEE。连接到次级侧栅极驱动最低电压基准 VEE。使用单点连接并将高频去耦陶瓷电容器靠近 VEEA 引脚放置。
P = 电源,G = 地,I = 输入,O = 输出