ZHCUAR4B February   2023  – September 2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
      1. 1.3.1 关键特性
        1. 1.3.1.1 处理器
        2. 1.3.1.2 存储器
        3. 1.3.1.3 JTAG 仿真器
        4. 1.3.1.4 支持的接口和外设
        5. 1.3.1.5 扩展连接器接头,可支持应用特定附加电路板
    4. 1.4 器件信息
  8. 2硬件
    1. 2.1 EVM 版本和组件型号
    2. 2.2 系统说明
      1. 2.2.1 带标记的电路板图像
      2. 2.2.2 功能方框图
      3. 2.2.3 AM62A 低功耗 SK EVM 接口映射
      4. 2.2.4 上电/断电过程
        1. 2.2.4.1 上电过程
        2. 2.2.4.2 断电过程
        3. 2.2.4.3 电源测试点
      5. 2.2.5 外设和主要元件描述
        1. 2.2.5.1  时钟
          1. 2.2.5.1.1 外设参考时钟
        2. 2.2.5.2  复位
        3. 2.2.5.3  CSI 接口
        4. 2.2.5.4  音频编解码器接口
        5. 2.2.5.5  HDMI 显示接口
        6. 2.2.5.6  JTAG 接口
        7. 2.2.5.7  测试自动化接头
        8. 2.2.5.8  UART 接口
        9. 2.2.5.9  USB 接口
          1. 2.2.5.9.1 USB 2.0 Type-A 接口
          2. 2.2.5.9.2 USB 2.0 Type-C 接口
        10. 2.2.5.10 存储器接口
          1. 2.2.5.10.1 LPDDR4 接口
          2. 2.2.5.10.2 八进制串行外设接口 (OSPI)
          3. 2.2.5.10.3 MMC 接口
            1. 2.2.5.10.3.1 MMC0 - eMMC 接口
            2. 2.2.5.10.3.2 MMC1 – Micro SD 接口
            3. 2.2.5.10.3.3 MMC2 - M.2 Key E 接口
          4. 2.2.5.10.4 电路板 ID EEPROM
        11. 2.2.5.11 以太网接口
          1. 2.2.5.11.1 CPSW 以太网 PHY 默认配置
        12. 2.2.5.12 GPIO 端口扩展器
        13. 2.2.5.13 GPIO 映射
        14. 2.2.5.14 电源
          1. 2.2.5.14.1 电源要求
          2. 2.2.5.14.2 电源输入
          3. 2.2.5.14.3 电源
          4. 2.2.5.14.4 AM62A SoC 电源
          5. 2.2.5.14.5 电流监测
        15. 2.2.5.15 AM62A 低功耗 SK EVM 用户设置和配置
          1. 2.2.5.15.1 引导模式
          2. 2.2.5.15.2 用户测试 LED
        16. 2.2.5.16 扩展接头
          1. 2.2.5.16.1 用户扩展连接器
          2. 2.2.5.16.2 MCU 连接器
        17. 2.2.5.17 I2C 地址映射
  9. 3硬件设计文件
    1. 3.1 原理图、PCB 布局和 BOM
  10. 4其他信息
    1. 4.1 已知硬件或软件问题
    2. 4.2 EMC、EMI 和 ESD 合规性
    3. 4.3 商标
    4.     72
  11. 5修订历史记录
引导模式

SK EVM 板的引导模式由两组开关 SW2 和 SW3 定义,或由连接到测试自动化连接器的 I2C 缓冲器定义。这样 AM62A SoC 引导模式就可由用户控制(DIP 开关控制)或由测试自动化连接器控制。

开关(SW2 和 SW3)的所有位都具有弱下拉电阻器和强上拉电阻器,如图 2-31所示。请注意,“OFF”设置提供低逻辑电平(“0”),“ON”设置提供高逻辑电平(“1”)。

SK-AM62A-LP 引导模式开关图 2-31 引导模式开关

SoC 的引导模式引脚在正常运行期间可提供关联的替代功能。因此,使用缓冲器 IC 提供隔离可满足替代引脚的功能。缓冲器输出连接到 AM62A SoC 上的引导模式引脚,只有在复位周期中需要引导模式时才会启用该输出。

缓冲器的输入连接到 DIP 开关电路,并连接到测试自动化电路设置的 I2C IO 扩展器的输出。如果测试自动化电路控制引导模式,则可手动将所有开关调到 OFF 位置。引导模式缓冲器由常开电源供电,以确保即使 SoC 经过下电上电,引导模式仍然存在。

开关 SW2 和 SW3 位 [15:0] 用于设置 SoC 引导模式。

下表提供了引导模式功能的开关映射。

表 2-16 引导模式引脚配置
Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit9 Bit8 Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 Bit0
保留 保留 备用引导模式配置 备用引导模式 主引导模式配置 主引导模式 PLL 配置
表 2-17 PLL 参考时钟选择,引导模式 [2:0]
SW2.3 SW2.2 SW2.1 PLL REF CLK (MHz)
关闭 关闭 关闭 19.2
关闭 关闭 打开 20
关闭 打开 关闭 24
关闭 打开 打开 25
打开 关闭 关闭 26
打开 关闭 打开 27
打开 打开 关闭 RSVD
打开 打开 打开 RSVD
表 2-18 引导器件选择 BOOTMODE[6:3]
SW2.7 SW2.6 SW2.5 SW2.4 所选的主引导器件
关闭 关闭 关闭 关闭 串行与非门
关闭 关闭 关闭 打开 OSPI
关闭 关闭 打开 关闭 QSPI
关闭 关闭 打开 打开 SPI
关闭 打开 关闭 关闭 以太网 RGMII
关闭 打开 关闭 打开 以太网 RMII
关闭 打开 打开 关闭 I2C
关闭 打开 打开 打开 UART
打开 关闭 关闭 关闭 MMC/SD 卡
打开 关闭 关闭 打开 eMMC
打开 关闭 打开 关闭 USB0
打开 关闭 打开 打开 GPMC NAND
打开 打开 关闭 关闭 GPMC NOR
打开 打开 关闭 打开 保留
打开 打开 打开 关闭 xSPI
打开 打开 打开 打开 无引导/开发引导
表 2-19 主引导介质配置 BOOTMODE[9:7]
SW3.2 SW3.1 SW2.8 引导器件
保留 读取模式 2 读取模式 1 串行 NAND
保留 Iclk Csel QSPI
保留 Iclk Csel OSPI
保留 模式 Csel SPI
Clkout 0 链路信息 以太网 RGMII
Clkout Clk src 0 以太网 RMII
总线复位 保留 Addr I2C
保留 保留 保留 UART
1 保留 Fs/raw MMC/SD 卡
保留 保留 保留 eMMC
内核电压 模式 通道交换 USB0
保留 保留 保留 GPMC NAND
保留 保留 保留 GPMC NOR
保留 保留 保留 保留
SFPD 读取命令 模式 xSPI
保留 ARM/Thumb 无/开发 无引导/开发引导
表 2-20 串行 NAND 配置字段
BOOTMODE 引脚 字段 说明
8 [SW3.1] 读取模式 2 0 保留(从读取模式 1 获取读取模式)
1

SPI/ 1-1-1 模式(从读取

模式 2 获取读取模式,且读取模式 1 会被忽略)

7 [SW2.8] 读取模式 1 0 OSPI/1-1-8 模式(仅当读取模式 2 为 0 时有效)
1 OSPI/1-1-4 模式(仅当读取模式 2 为 0 时有效)
表 2-21 OSPI 引导配置字段
BOOTMODE 引脚 字段 说明
7 [SW2.8] Csel 0 引导闪存位于 CS 0 上
1 引导闪存位于 CS 1 上
表 2-22 QSPI 引导配置字段
BOOTMODE 引脚 字段 说明
7 [SW2.8] Csel 0 引导闪存位于 CS 0 上
1 引导闪存位于 CS 1 上
表 2-23 SPI 引导配置字段
BOOTMODE 引脚 字段 说明
8 [SW3.1] 模式 0 SPI 模式 0
1 SPI 模式 3
7 [SW2.8] Csel 0 引导闪存位于 CS 0 上
1 引导闪存位于 CS 1 上
表 2-24 以太网 RGMII 引导配置字段
BOOTMODE 引脚 字段 说明
9 [SW3.2] Clkout 0 必须设置为 0 才能选择外部时钟
1 保留

8 [SW3.1]

延迟 0 对于具有内部 Tx 延迟的 RGMII,必须设置为 0
1 保留
7 [SW2.8] 链路信息 0 用于链路参数的 MDIO PHY 扫描
1 链路参数由 ROM 设定
表 2-25 以太网 RMII 引导配置字段
BOOTMODE 引脚 字段 说明
9 [SW3.2] Clkout 0 CLKOUT0 上未生成 50MHz 时钟
1 CLKOUT0 上生成 50MHz 时钟

8 [SW3.1]

Clk src 0 RMII1_REF_CLK 的外部时钟源
1 RMII1_REF_CLK 的内部时钟源
7 [SW2.8] RMII 0 此位必须设置为 0
1 保留
表 2-26 以太网 RMII 时钟
引导模式引脚 9(时钟输出) 引导模式引脚 8(时钟源) 说明
0 0

RMII_REF_CLK 和外部以太网的 50MHz 外部源

PHY 输入时钟(未使用 CLKOUT0)这些推荐使用

设置

0 1 无效配置
1 0

CLKOUT0 配置到 50MHz 并同时连接到

RMII1_REF_CLK 和外部以太网 PHY 输入时钟

1 1 无效配置
表 2-27 以太网备用引导配置字段
BOOTMODE 引脚 字段 说明
13 [SW3.2] 接口 0 具有内部 TX 延迟的 RGMII
1 具有外部时钟源的 RMII
表 2-28 I2C 引导配置字段
BOOTMODE 引脚 字段 说明
9 [SW3.2] 总线复位 0 1ms 后挂起总线复位尝试
1 未尝试挂起总线复位
7 [SW2.8] 地址 0 EEPROM 的地址为 0x50
1 EEPROM 的地址为 0x51
表 2-29 SD 卡引导配置字段
BOOTMODE 引脚 字段 说明

9 [SW3.2]

13(1) [SW3.2]

端口 0 保留
1 MMC 端口 1(4 位宽度)。此位必须设置为 1
7 [SW2.8] FS/Raw 0 文件系统模式
1 RAW 模式
当 MMCSD 处于备用模式时
表 2-30 eMMC 引导配置字段
BOOTMODE 引脚 字段 说明

9 [SW3.2]

13(1) [SW3.2]

端口 0 MMCSD 端口 0(8 位宽度)。此位必须设置为 0
1 保留
7 [SW2.8] FS/Raw 0 文件系统模式
1 RAW 模式
当 MMCSD 处于备用模式时
表 2-31 USB 引导配置字段
BOOTMODE 引脚 字段 说明
9 [SW3.2] 内核电压 0 0.85V 核心电压
1 0.75V 核心电压

8 [SW3.1]

13(1) [SW3.2]

模式 0 DFU(USB 器件固件升级)
1 主机(MSC 引导)
7 [SW2.8] 通道交换 0 D+/D- 线未交换
1 D+/D- 线已交换
当 USB 处于备用模式时。
表 2-32 xSPI 引导配置字段
BOOTMODE 引脚 字段 说明
9 [SW3.2] SFDP 0 SFDP 禁用
1 SFDP 启用

8 [SW3.1]

读取命令 0 0x0B 读取命令
1 0xEE 读取命令
7 [SW2.8] 模式 0 1S-1S-1S 模式 @ 50MHz
1 8D-8D-8D 模式 @ 25MHz
表 2-33 备用引导模式选择 BOOTMODE[12:10]
SW3.5 SW3.4 SW3.3 所选的备用引导器件
关闭 关闭 关闭 无(无备用模式)
关闭 关闭 打开 USB
关闭 打开 关闭 保留
关闭 打开 打开 UART
打开 关闭 关闭 以太网
打开 关闭 打开 MMC/SD
打开 打开 关闭 SPI
打开 打开 打开 I2C