ZHCUAO8 December   2022

 

  1.   说明
  2.   资源
  3.   特性
  4.   应用
  5.   5
  6. 1系统说明
    1. 1.1 关键系统规格
  7. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 重点产品
      1. 2.3.1 器件
        1. 2.3.1.1 AWR2243
        2. 2.3.1.2 AM2732R
        3. 2.3.1.3 LP876242-Q1
        4. 2.3.1.4 LM62460-Q1
        5. 2.3.1.5 TCAN1043A-Q1
        6. 2.3.1.6 TCAN1044A-Q1
        7. 2.3.1.7 DP83TC812-Q1
        8. 2.3.1.8 TPS61379-Q1
        9. 2.3.1.9 TMP102-Q1
  8. 3系统设计原理
  9. 4硬件、软件、测试要求和测试结果
    1. 4.1 硬件要求
    2. 4.2 测试设置
      1. 4.2.1 虚拟天线阵列
    3. 4.3 测试结果
      1. 4.3.1 角度分辨率测量
  10. 5设计和文档支持
    1. 5.1 设计文件
      1. 5.1.1 原理图
      2. 5.1.2 物料清单
      3. 5.1.3 PCB 布局建议
        1. 5.1.3.1 20GHz (FMCW) 射频 LO 同步
        2. 5.1.3.2 PCB 层堆叠
        3. 5.1.3.3 电路板照片
    2. 5.2 工具与软件
    3. 5.3 文档支持
    4. 5.4 支持资源
    5. 5.5 商标

20GHz (FMCW) 射频 LO 同步

此参考设计基于 TI 的 AWR2243 雷达芯片。使用 20GHz LO 输入和输出路径,其中两个芯片会级联在一起并同步运行。这要求每个芯片的射频 LO 频率同步。AWR2243 合成器会在 19GHz 至 20.25GHz 范围内生成 LO,具体取决于编程的线性调频脉冲射频输出频率。

指定为主器件的 AWR2243 会生成一个公共本机振荡器 (LO) 信号(19GHz 至 20.25GHz),该信号将在整个级联系统中的所有发送器和接收器之间共享。

主器件 AWR2243 能够通过两个不同的延迟匹配放大器,在两个不同的输出引脚上提供共享的 LO 信号。FM_CW_CLKOUT 和 FM_CW_SYNCOUT 中的任何一个或全部都可以用作从主器件到辅助器件的 LO 源。为了避免这两个器件中使用的 LO 信号之间出现偏差,输入主器件的 LO 信号输入需要通过与主器件和辅助器件之间布线长度匹配的布线。如图 5-2 所示,一个 LO 信号输出会通过一条迹线在器件之间进行路由。然后,来自主器件的另一个输出 LO 信号使用长度相同的迹线环回到主器件上的 LO 信号输入。

GUID-20221118-SS0I-F3X9-XJVR-ZD7ZBWF5LMK6-low.png图 5-1 LO 时钟信号
GUID-20221117-SS0I-RMR7-BSHW-LKTZSCQGXWKZ-low.png图 5-2 LO 时钟路由