ZHCU719B December 2019 – November 2025
图 2-16 展示了全功率架构。添加到设计中的每个外设可能都需要处理器不需要的额外电压电平。在此设计中,我们必须为以太网 PHY 添加 2.5V 电压,为 MIPI CSI 添加 2.8V 电压。这两个电源轨都由 TLV722P 固定电压 LDO 生成。
一些设计还需要额外的电流来为与处理器电源电压相同的第二个电压轨供电。在这种情况下,除了分配给处理器和其他外设(Wi-Fi +蓝牙、以太网、音频编解码器、LCD、ALS、eMMC 和 NOR 闪存)NVCC_3V3 电源的 1.4A 电流外,mPCIe 接口还可能需要高达 1A 的电流。因此,添加了 TPS62067 来为 mPCIe 提供 3V3_PERI 电源轨。如果需要,TPS62067 还可以与 NVCC_3V3 主电源轨并联。
最后,有时需要终止 DDR 存储器。DDR 终端提供一个电压为主电源电压 (1.35V) 一半的电源 (0.675V),并且能够灌入或拉取电流。如果仅使用 DDR 的一个通道,电流消耗较低或者布线是点对点的,则从均匀匹配的分压器的中心分接就足够了。在其他情况下,需要 DDR 终端器。在本设计中,我们使用 TPS51200 器件端接系统中的两个 DDR3L IC。
图 2-17 TIDA-050034 全功率架构