ZHCSZE5 December 2025 MSPM33C321A
ADVANCE INFORMATION
直接存储器存取 (DMA) 控制器支持将数据从一个存储器地址移到另一个存储器地址,而无需 CPU 干预。例如,DMA 可用于将数据从 ADC 转换存储器移动到 SRAM。通过使 CPU 保持在低功耗模式,而无需将其唤醒来在外设之间移动数据,DMA 降低了系统功耗。
表 8-6 列出了使用 DMA 存储器映射寄存器中的 DMATCTL.DMATSEL 控制位配置的可用 DMA 触发。
| 触发 0:41 | DMA0 | DMA1 |
|---|---|---|
| 0 | 软件 | 软件 |
| 1 | 通用订阅者 0 (FSUB_0) | 通用订阅者 0 (FSUB_0) |
| 2 | 通用订阅者 1 (FSUB_1) | 通用订阅者 1 (FSUB_1) |
| 3 |
AES 发布者 1 |
AES 发布者 1 |
| 4 |
AES 发布者 2 |
AES 发布者 2 |
| 5 |
ADC0 SEQ0 |
ADC0 SEQ0 |
| 6 |
ADC0 SEQ1 |
ADC0 SEQ1 |
| 7 | ADC0 SEQ2 | ADC0 SEQ2 |
| 8 | ADC0 SEQ3 | ADC0 SEQ3 |
| 9 |
ADC1 SEQ0 |
ADC1 SEQ0 |
| 10 |
ADC1 SEQ1 |
ADC1 SEQ1 |
| 11 | ADC1 SEQ2 | ADC1 SEQ2 |
| 12 | ADC1 SEQ3 | ADC1 SEQ3 |
| 13 | SHA 发布者 1 | SHA 发布者 1 |
| 14 | I2S0 发布者 1 | I2S0 发布者 1 |
| 15 | I2S0 发布者 2 | I2S0 发布者 2 |
| 16 | I2S1 发布者 1 | I2S1 发布者 1 |
| 17 | I2S1 发布者 2 | I2S1 发布者 2 |
| 18 | QSPI RX | QSPI RX |
| 19 | QSPI TX | QSPI TX |
| 20 | UNICOMM1_0.TX | 保留 |
| 21 | UNICOMM1_0.RX | 保留 |
| 22 | UNICOMM1_1.TX | 保留 |
| 23 | UNICOMM1_1.RX | 保留 |
| 24 | UNICOMM2.TX | UNICOMM2.TX |
| 25 | UNICOMM2.RX | UNICOMM2.RX |
| 26 | UNICOMM15_0.TX | UNICOMM15_0.TX |
| 27 | UNICOMM15_0.RX | UNICOMM15_0.RX |
| 28 | UNICOMM15_1.TX | UNICOMM15_1.TX |
| 29 | UNICOMM15_1.RX | UNICOMM15_1.RX |
| 30 | UNICOMM12.TX | UNICOMM12.TX |
| 31 | UNICOMM12.RX | UNICOMM12.RX |
| 32 | UNICOMM13_0.TX | UNICOMM13_0.TX |
| 33 | UNICOMM13_0.RX | UNICOMM13_0.RX |
| 34 | UNICOMM13_1.TX | UNICOMM13_1.TX |
| 35 | UNICOMM13_1.RX | UNICOMM13_1.RX |
| 36 | UNICOMM13_2.TX | UNICOMM13_2.TX |
| 37 | UNICOMM13_2.RX | UNICOMM13_2.RX |
| 38 | UNICOMM13_3.TX | UNICOMM13_3.TX |
| 39 | UNICOMM13_3.RX | UNICOMM13_3.RX |
| 40 | UNICOMM14.TX | UNICOMM14.TX |
| 41 | UNICOMM14.RX | UNICOMM14.RX |