ZHCSZ82B November   2024  – November 2025 TCAN2845-Q1 , TCAN2847-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  IEC ESD 等级
    4. 6.4  建议运行条件
    5. 6.5  热性能信息
    6. 6.6  电源特性
    7. 6.7  电气特性
    8. 6.8  时序要求
    9. 6.9  开关特性
    10. 6.10 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  VSUP 引脚
      2. 8.3.2  VCC1 稳压器
      3. 8.3.3  VCC2 稳压器
        1. 8.3.3.1 VCC2 电池短路保护
      4. 8.3.4  nRST 引脚
      5. 8.3.5  VEXCC 稳压器
      6. 8.3.6  CAN FD 收发器
        1. 8.3.6.1 驱动器和接收器功能
        2. 8.3.6.2 CAN 总线偏置
      7. 8.3.7  LIN 收发器
        1. 8.3.7.1 LIN 发送器特性
        2. 8.3.7.2 LIN 接收器特性
        3. 8.3.7.3 LIN 端接
      8. 8.3.8  GND
      9. 8.3.9  LIMP 引脚
      10. 8.3.10 高侧开关 (HSS1 - HSS4)
      11. 8.3.11 WAKE1、WAKE2 和 WAKE3/DIR 引脚
        1. 8.3.11.1 WAKE 引脚备用配置
          1. 8.3.11.1.1 VBAT 监测
            1. 8.3.11.1.1.1 正常模式下 WAKE1_SENSE/OV_WAKE12SW_DIS 和 HSS4 之间的交互
          2. 8.3.11.1.2 直接驱动
      12. 8.3.12 SDO 引脚
      13. 8.3.13 nCS 引脚
      14. 8.3.14 SCK 引脚
      15. 8.3.15 SDI 引脚
      16. 8.3.16 中断功能 (nINT)
      17. 8.3.17 SW 引脚
      18. 8.3.18 GFO 引脚
    4. 8.4 器件功能模式
      1. 8.4.1 初始化模式
      2. 8.4.2 正常模式
      3. 8.4.3 待机模式
      4. 8.4.4 重启模式
      5. 8.4.5 失效防护模式
        1. 8.4.5.1 SBC 故障
        2. 8.4.5.2 CAN 收发器故障
        3. 8.4.5.3 LIN 收发器故障( TCAN2847x-Q1)
      6. 8.4.6 睡眠模式
      7. 8.4.7 唤醒功能
        1. 8.4.7.1 在睡眠模式下使用 CRXD 请求 (BWRR) 进行 CAN 总线唤醒
        2. 8.4.7.2 LIN 总线唤醒
        3. 8.4.7.3 通过 WAKE 输入终端实现本地唤醒 (LWU)
          1. 8.4.7.3.1 静态唤醒
          2. 8.4.7.3.2 循环检测唤醒
        4. 8.4.7.4 循环唤醒
        5. 8.4.7.5 睡眠模式下的直接驱动
        6. 8.4.7.6 选择性唤醒
          1. 8.4.7.6.1 选择性唤醒模式
          2. 8.4.7.6.2 帧检测
          3. 8.4.7.6.3 唤醒帧 (WUF) 验证
          4. 8.4.7.6.4 WUF ID 验证
          5. 8.4.7.6.5 WUF DLC 验证
          6. 8.4.7.6.6 WUF 数据验证
          7. 8.4.7.6.7 帧错误计数器
          8. 8.4.7.6.8 CAN FD 帧容差
          9. 8.4.7.6.9 8Mbps 滤波
      8. 8.4.8 保护特性
        1. 8.4.8.1  失效防护特性
          1. 8.4.8.1.1 使用睡眠唤醒错误实现睡眠模式
        2. 8.4.8.2  器件复位
        3. 8.4.8.3  悬空端子
        4. 8.4.8.4  TXD 显性超时 (DTO)
        5. 8.4.8.5  LIN 总线卡在显性状态系统故障:错误唤醒锁定
        6. 8.4.8.6  CAN 总线短路电流限制
        7. 8.4.8.7  热关断
        8. 8.4.8.8  欠压和过压锁定与未供电器件
          1. 8.4.8.8.1 欠压
            1. 8.4.8.8.1.1 VSUP 和 VHSS 欠压
            2. 8.4.8.8.1.2 VCC1 欠压
            3. 8.4.8.8.1.3 VCC2 和 VEXCC 欠压
            4. 8.4.8.8.1.4 VCAN 欠压
          2. 8.4.8.8.2 VCC1、VCC2 和 VEXCC 过压
          3. 8.4.8.8.3 VCC1、VCC2 和 VEXCC 短路
        9. 8.4.8.9  看门狗
          1. 8.4.8.9.1 看门狗错误计数器和操作
          2. 8.4.8.9.2 看门狗 SPI 编程
            1. 8.4.8.9.2.1 看门狗配置寄存器锁定和解锁
              1. 8.4.8.9.2.1.1 SPI 两字节模式下的看门狗配置
          3. 8.4.8.9.3 看门狗计时
          4. 8.4.8.9.4 问答看门狗
            1. 8.4.8.9.4.1 WD 问答基本信息
            2. 8.4.8.9.4.2 问答寄存器和设置
            3. 8.4.8.9.4.3 WD 问答值生成
              1. 8.4.8.9.4.3.1 应答比较
              2. 8.4.8.9.4.3.2 2 位看门狗应答计数器的序列
            4. 8.4.8.9.4.4 问答 WD 示例
              1. 8.4.8.9.4.4.1 所需行为的示例配置
              2. 8.4.8.9.4.4.2 执行问答序列的示例
        10. 8.4.8.10 总线故障检测和通信
    5. 8.5 编程
      1. 8.5.1 SPI 通信
        1. 8.5.1.1 循环冗余校验
        2. 8.5.1.2 芯片选择非 (nCS):
        3. 8.5.1.3 SPI 时钟输入 (SCK):
        4. 8.5.1.4 SPI 数据输入 (SDI):
        5. 8.5.1.5 SPI 数据输出 (SDO):
      2. 8.5.2 EEPROM
  10. 寄存器
    1. 9.1 寄存器
      1. 9.1.1  DEVICE_ID_y 寄存器(地址 = 00h + 公式)[复位 = xxh]
      2. 9.1.2  REV_ID 寄存器(地址 = 08h)[复位 = 2Xh]
      3. 9.1.3  SPI_CONFIG 寄存器(地址 = 09h)[复位 = 00h]
      4. 9.1.4  CRC_CNTL 寄存器(地址 = 0Ah)[复位 = 00h]
      5. 9.1.5  CRC_POLY_SET(地址 = 0Bh)[复位 = 00h]
      6. 9.1.6  SBC_CONFIG(地址 = 0Ch)[复位 = 06h]
      7. 9.1.7  VREG_CONFIG1(地址 = 0Dh)[复位 = 80h]
      8. 9.1.8  SBC_CONFIG1 寄存器(地址 = 0Eh)[复位 = 01h]
      9. 9.1.9  Scratch_Pad_SPI 寄存器(地址 = 0Fh)[复位 = 00h]
      10. 9.1.10 CAN_CNTRL_1 寄存器(地址 = 10h)[复位 = 04h]
      11. 9.1.11 WAKE_PIN_CONFIG1 寄存器(地址 = 11h)[复位 = 00h]
      12. 9.1.12 WAKE_PIN_CONFIG2 寄存器(地址 = 12h)[复位 = 02h]
      13. 9.1.13 WD_CONFIG_1 寄存器(地址 = 13h)[复位 = 82h]
      14. 9.1.14 WD_CONFIG_2 寄存器(地址 = 14h)[复位 = 60h]
      15. 9.1.15 WD_INPUT_TRIG 寄存器(地址 = 15h)[复位 = 00h]
      16. 9.1.16 WD_RST_PULSE 寄存器(地址 = 16h)[复位 = 00h]
      17. 9.1.17 FSM_CONFIG 寄存器(地址 = 17h)[复位 = 00h]
      18. 9.1.18 FSM_CNTR 寄存器(地址 = 18h)[复位 = 00h]
      19. 9.1.19 DEVICE_CONFIG0 寄存器(地址 = 19h)[复位 = 10h]
      20. 9.1.20 DEVICE_CONFIG1(地址 = 1Ah)[复位 = 00h]
      21. 9.1.21 DEVICE_CONFIG2(地址 = 1Bh)[复位 = 00h]
      22. 9.1.22 SWE_TIMER(地址 = 1Ch)[复位 = 28h]
      23. 9.1.23 LIN_CNTL(地址 = 1Dh)[复位 = 20h]
      24. 9.1.24 HSS_CNTL(地址 = 1Eh)[复位 = 00h]
      25. 9.1.25 PWM1_CNTL1(地址 = 1Fh)[复位 = 00h]
      26. 9.1.26 PWM1_CNTL2(地址 = 20h)[复位 = 00h]
      27. 9.1.27 PWM1_CNTL3(地址 = 21h)[复位 = 00h]
      28. 9.1.28 PWM2_CNTL1(地址 = 22h)[复位 = 00h]
      29. 9.1.29 PWM2_CNTL2(地址 = 23h)[复位 = 00h]
      30. 9.1.30 PWM2_CNTL3(地址 = 24h)[复位 = 00h]
      31. 9.1.31 TIMER1_CONFIG(地址 = 25h)[复位 = 00h]
      32. 9.1.32 TIMER2_CONFIG(地址 = 26h)[复位 = 00h]
      33. 9.1.33 RSRT_CNTR(地址 = 28h)[复位 = 40h]
      34. 9.1.34 nRST_CNTL(地址 = 29h)[复位 = 2Ch]
      35. 9.1.35 WAKE_PIN_CONFIG3 寄存器(地址 = 2Ah)[复位 = E0h]
      36. 9.1.36 WAKE_PIN_CONFIG4 寄存器(地址 = 2Bh)[复位 = 22h]
      37. 9.1.37 WD_QA_CONFIG 寄存器(地址 = 2Dh)[复位 = 0Ah]
      38. 9.1.38 WD_QA_ANSWER 寄存器(地址 = 2Eh)[复位 = 00h]
      39. 9.1.39 WD_QA_QUESTION 寄存器(地址 = 2Fh)[复位 = 3Ch]
      40. 9.1.40 SW_ID1 寄存器(地址 = 30h)[复位 = 00h]
      41. 9.1.41 SW_ID2 寄存器(地址 = 31h)[复位 = 00h]
      42. 9.1.42 SW_ID3 寄存器(地址 = 32h)[复位 = 00h]
      43. 9.1.43 SW_ID4 寄存器(地址 = 33h)[复位 = 00h]
      44. 9.1.44 SW_ID_MASK1 寄存器(地址 = 34h)[复位 = 00h]
      45. 9.1.45 SW_ID_MASK2 寄存器(地址 = 35h)[复位 = 00h]
      46. 9.1.46 SW_ID_MASK3 寄存器(地址 = 36h)[复位 = 00h]
      47. 9.1.47 SW_ID_MASK4 寄存器(地址 = 37h)[复位 = 00h]
      48. 9.1.48 SW_ID_MASK_DLC 寄存器(地址 = 38h)[复位 = 00h]
      49. 9.1.49 DATA_y 寄存器(地址 = 39h + 公式)[复位 = 00h]
      50. 9.1.50 SW_RSVD_y 寄存器(地址 = 41h + 公式)[复位 = 00h]
      51. 9.1.51 SW_CONFIG_1 寄存器(地址 = 44h)[复位 = 50h]
      52. 9.1.52 SW_CONFIG_2 寄存器(地址 = 45h)[复位 = 00h]
      53. 9.1.53 SW_CONFIG_3 寄存器(地址 = 46h)[复位 = 1Fh]
      54. 9.1.54 SW_CONFIG_4 寄存器(地址 = 47h)[复位 = 00h]
      55. 9.1.55 SW_CONFIG_RSVD_y 寄存器(地址 = 48h + 公式)[复位 = 00h]
      56. 9.1.56 HSS_CNTL2(地址 = 4Dh)[复位 = 00h]
      57. 9.1.57 EEPROM_CONFIG(地址 = 4Eh)[复位 = 00h]
      58. 9.1.58 HSS_CNTL3(地址 = 4Fh)[复位 = 00h]
      59. 9.1.59 INT_GLOBAL 寄存器(地址 = 50h)[复位 = 00h]
      60. 9.1.60 INT_1 寄存器(地址 = 51h)[复位 = 00h]
      61. 9.1.61 INT_2 寄存器(地址 = 52h)[复位 = 40h]
      62. 9.1.62 INT_3 寄存器(地址 = 53h)[复位 = 00h]
      63. 9.1.63 INT_CANBUS_1 寄存器(地址 = 54h)[复位 = 00h]
      64. 9.1.64 INT_7(地址 = 55h)[复位 = 00h]
      65. 9.1.65 INT_EN_1 寄存器(地址 = 56h)[复位 = FFh]
      66. 9.1.66 INT_EN_2 寄存器(地址 = 57h)[复位 = 7Eh]
      67. 9.1.67 INT_EN_3 寄存器(地址 = 58h)[复位 = FEh]
      68. 9.1.68 INT_EN_CANBUS_1 寄存器(地址 = 59h)[复位 = BFh]
      69. 9.1.69 INT_4 寄存器(地址 = 5Ah)[复位 = 00h]
      70. 9.1.70 INT_6 寄存器(地址 = 5Ch)[复位 = 00h]
      71. 9.1.71 INT_EN_4 寄存器(地址 = 5Eh)[复位 = DFh]
      72. 9.1.72 INT_EN_6 寄存器(地址 = 60h)[复位 = FFh]
      73. 9.1.73 INT_EN_7 寄存器(地址 = 62)[复位 = FFh]
  11. 10应用和实施
    1. 10.1 应用信息
      1. 10.1.1 CAN 总线负载能力、长度和节点数
      2. 10.1.2 CAN 端接
        1. 10.1.2.1 端接
      3. 10.1.3 通道扩展
        1. 10.1.3.1 LIN 通道扩展
        2. 10.1.3.2 CAN FD 通道扩展
      4. 10.1.4 器件欠压信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
        1. 10.2.1.1 LTXD 显性状态超时应用手册
      2. 10.2.2 详细设计过程
        1. 10.2.2.1 CAN 详细设计过程
        2. 10.2.2.2 LIN 详细设计过程
      3. 10.2.3 应用曲线
    3. 10.3 电源相关建议
    4. 10.4 布局
      1. 10.4.1 布局指南
      2. 10.4.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 CAN 收发器物理层标准:
      2. 11.1.2 LIN 收发器物理层标准
      3. 11.1.3 EMC 要求:
      4. 11.1.4 符合性测试要求:
      5. 11.1.5 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

开关特性

在建议运行范围内测得(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
发送器和接收器时序 (CAN FD)
tprop(TxD-busrec) 传播延迟时间,CTXD 高电平到驱动器隐性 典型条件:RL = 60Ω,CL = 100pF,RCM = 开路

CAN_SLOPE_CTRL_EN 8'h0E[7] = 0b;

请参阅 图 7-4
55 90 ns
tprop(TxD-busdom) 
传播延迟时间,CTXD 低电平到驱动器显性 46 90 ns
tsk(p) 脉冲偏斜 (|tpHR – tpLD|) 6 25 ns
tR/F 差动输出信号上升时间: 10 48 85 ns
  tprop(busrec-RXD) 传播延迟时间,总线隐性输入到 CRXD 高电平输出 典型条件:RL = 60Ω,CL = 100pF,RCM = 开路,CRXD = 15pF

CAN_SLOPE_CTRL_EN 8'h0E[7] = 0b;

请参阅 图 7-5
84 115 ns
tprop(busdom-RXD) 
传播延迟时间,总线显性输入到 RXD 低电平输出 55 110 ns
tLOOP 环路延迟(1) 典型条件:RL = 60Ω,CL = 100pF,CCRXD = 15pF,4.5V ≤ VCAN ≤ 5.5V,VCC1 ± 2%,CAN_SLOPE_CTRL_EN 8'h0E[7] = 0b 215 ns
CAN FD 开关特性
tΔBit(Bus)2M 在 2Mbps 下传输的隐性位宽变化,旨在用于 1Mbps 以上至 2Mbps 的比特率(3) 典型条件:RL = 60Ω,CL = 100pF,CCRXD = 15pF;

CAN_SLOPE_CTRL_EN 8'h0E[7] = 0b

请参阅 节 7
-60 25 ns
tΔBit(Bus)5M 在 5Mbps 下传输的隐性位宽变化,旨在用于 2Mbps 以上至 5Mbps 的比特率(3) -40 10 ns
tΔBit(Bus)8M 在 5Mbps 下传输的隐性位宽变化,旨在用于 5Mbps 以上至 8Mbps 的比特率(3) -45 10 ns
tΔBit(RXD)2M 在 2Mbps 下接收的隐性位宽变化(4) 典型条件:RL = 60Ω,CL = 100pF,CCRXD = 15pF;

CAN_SLOPE_CTRL_EN 8'h0E[7] = 0b

请参阅 节 7
-100 50 ns
tΔBit(RXD)5M 在 5Mbps 下接收的隐性位宽变化(4)
-70 20 ns
tΔBit(RXD)8M 在 8Mbps 下接收的隐性位宽变化(4) -70 20 ns
tΔREC 在 2Mbps 下的接收器时序对称性,旨在用于 1Mbps 以上至 2Mbps 的比特率 典型条件:RL = 60Ω,CL = 100pF,CCRXD = 15pF;

CAN_SLOPE_CTRL_EN 8'h0E[7] = 0b

请参阅 节 7
-60 -11 35 ns
在 5Mbps 下的接收器时序对称性,旨在用于 2Mbps 以上至 5Mbps 的比特率 -30 10 ns
在 8Mbps 下的接收器时序对称性 -30 10 ns
开关特性 (LIN)
trx_pdr
trx_pdf
接收器上升/下降传播延迟时间(ISO/DIS 17987 参数 31) RLRXD = 2.4kΩ,CRXD = 20pF(请参阅 图 7-14 6 µs
trs_sym 接收器传播延迟时间的对称性 接收器上升传播延迟时间(ISO/DIS 17987 参数 32) 上升沿与下降沿的相对关系,(trx_sym = trx_pdf – trx_pdr),RRXD = 2.4kΩ,CLRXD = 20pF (图 7-14) -2 2 µs
tLINBUS LIN 唤醒时间(LIN 总线上用于唤醒的最短显性时间) 请参阅 图 8-31 25 100 150 µs
tCLEAR 在 LIN 总线出现卡滞显性故障时清除错误唤醒预防逻辑所需的时间(LIN 总线清除总线卡滞显性故障的隐性时间) 请参阅 图 8-31 10 60 µs
快速模式 (LIN)
DR 数据速率 5.5V ≤ VSUP ≤ 18V,RLIN = 500Ω 且 CLIN(bus) = 600pF 200 kbps
trx_pdr
trx_pdf
接收器上升/下降传播延迟时间(ISO/DIS 17987 参数 31) RLRXD = 2.4kΩ,CLRXD = 20pF(请参阅 图 7-14 5 µs
ttxr/f LIN 发送器上升和下降时间 5.5V ≤ VSUP ≤ 18V,RLIN = 500Ω 且 CLIN(bus) = 600pF 1.5 µs
SPI 开关特性
fSCK SCK,SPI 时钟频率 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式) 2 MHz
fSCK SCK,SPI 时钟频率 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1,且如果存在寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式) 4 MHz
tSCK SCK,SPI 时钟周期 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17
如果存在寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式)
250 ns
tSCK SCK,SPI 时钟周期 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17
如果存在寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式)
500 ns
tSCKR SCK 上升时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-16 40 ns
tSCKF SCK 下降时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17 40 ns
tSCKH SCK,SPI 时钟高电平 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17
如果存在寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式)
250 ns
tSCKH SCK,SPI 时钟高电平 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17
如果存在寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式)
125 ns
tSCKL SCK,SPI 时钟低电平 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17
如果存在寄存器 BYTE_CNT,则 09h[3]=1b(双字节模式)
250 ns
tSCKL SCK,SPI 时钟低电平 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17
如果存在寄存器 BYTE_CNT,则 09h[3]=0b(单字节模式)
125 ns
tnCSS nCS 芯片选择建立时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-16 100 ns
tnCSH nCS 芯片选择保持时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-16 100 ns
tnCSD nCS 芯片选择禁用时间,单字节模式或双字节模式,fSCK ≤2 MHz (3) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;
fSCK ≤ 2MHz 的单字节模式或双字节模式,请参阅 图 7-17
50 ns
tSISU 数据输入建立时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17 50 ns
tSIH 数据输入保持时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17 50 ns
tSOV 数据输出有效 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17 80 ns
tRSO SO 上升时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17 40 ns
tFSO SO 下降时间 (2) 正常模式和待机模式、睡眠模式 - 如果存在 VCC1;请参阅 图 7-17 40 ns
从 TXD 输入上的信号边沿到 RXD 输出上极性相同的下一个信号边沿的时间,将考虑两个信号边沿的最大延迟。
根据设计指定
方程式 2. t B i t B u s = t B i t B u s - t B i t T X D
方程式 3. t B i t R X D = t B i t R X D - t B i t T X D