ZHCSYY0 September   2025 TPUL2T323-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7.     13
    8. 5.7 开关特性
    9. 5.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 命名约定
      2. 7.3.2 可重触发单稳态触发器
      3. 7.3.3 扩展 RC 定时单次触发
      4. 7.3.4 平衡 CMOS 推挽式输出
      5. 7.3.5 CMOS 施密特触发输入
      6. 7.3.6 具有已知上电状态的锁存逻辑
      7. 7.3.7 局部断电 (Ioff)
      8. 7.3.8 减少输入阈值电压
      9. 7.3.9 钳位二极管结构
    4. 7.4 器件功能模式
      1. 7.4.1 关断状态运行
      2. 7.4.2 启动操作
      3. 7.4.3 导通状态运行
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用 - 边沿检测器
      1. 8.2.1 设计要求
        1. 8.2.1.1 时序元件
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
        4. 8.2.1.4 电源注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 典型应用 - 延迟脉冲发生器
      1. 8.3.1 应用曲线
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

引脚配置和功能

TPUL2T323-Q1 PW 封装16 引脚 TSSOP(顶视图)
请参阅机械制图,了解尺寸。
图 4-1 PW 封装16 引脚 TSSOP(顶视图)
表 4-1 引脚功能
引脚I/O(1)说明
名称编号
1T1I通道 1 下降沿触发器输入;需要 1T 和 1CLR 保持高电平
1T2I通道 1 上升沿触发器输入;需要 1T 保持低电平,同时需要 1CLR 保持高电平。
1CLR3I通道 1 异步清零输入、低电平有效;如果 1T 保持低电平并且 1T 保持高电平,也可作为上升沿触发器运行。
1Q4O通道 1 反相输出
2Q5O通道 2 输出
2C6G通道 2 外部时序电容器负连接;为外部时序电容器的放电电流提供返回路径;在内部接地
2RC7I/O通道 2 外部时序节点连接;有关详细的操作说明,请参阅应用信息 部分
GND8G接地
2T9I通道 2 下降沿触发器输入;需要 2T 和 2CLR 保持高电平
2T10I通道 2 上升沿触发器输入;需要 2T 保持低电平,同时需要 2CLR 保持高电平。
2CLR11I通道 2 异步清零输入、低电平有效;如果 2T 保持低电平并且 2T 保持高电平,也可作为上升沿触发器运行。
2Q12O通道 2 反相输出
1Q13O通道 1 输出
1C14G通道 1 外部时序电容器负连接;为外部时序电容器的放电电流提供返回路径;在内部接地
1RC15I/O通道 1 外部时序节点连接;有关详细的操作说明,请参阅应用信息 部分
VCC16P正电压电源
I = 输入,O = 输出,I/O = 输入和输出,G = 接地,P = 电源