ZHCSYY0 September   2025 TPUL2T323-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序特性
    7.     13
    8. 5.7 开关特性
    9. 5.8 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 命名约定
      2. 7.3.2 可重触发单稳态触发器
      3. 7.3.3 扩展 RC 定时单次触发
      4. 7.3.4 平衡 CMOS 推挽式输出
      5. 7.3.5 CMOS 施密特触发输入
      6. 7.3.6 具有已知上电状态的锁存逻辑
      7. 7.3.7 局部断电 (Ioff)
      8. 7.3.8 减少输入阈值电压
      9. 7.3.9 钳位二极管结构
    4. 7.4 器件功能模式
      1. 7.4.1 关断状态运行
      2. 7.4.2 启动操作
      3. 7.4.3 导通状态运行
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用 - 边沿检测器
      1. 8.2.1 设计要求
        1. 8.2.1.1 时序元件
        2. 8.2.1.2 输入注意事项
        3. 8.2.1.3 输出注意事项
        4. 8.2.1.4 电源注意事项
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 典型应用 - 延迟脉冲发生器
      1. 8.3.1 应用曲线
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

减少输入阈值电压

TPUL2T323-Q1 的设计具有更低的输入电压阈值,以支持升压转换,并且输入可承受高达 5.5V 信号电平,从而支持降压转换。为了正常运行,输入信号必须保持或高于指定的 VT+(MAX) (VIH) 电平才能获得高电平输入状态,保持或低于指定的 VT-(MIN) (VIL) 电平才能获得低电平输入状态。图 7-4 展示了 TPULxT 器件的典型 VIH 和 VIL 电平以及标准 CMOS 器件的电压电平,用于进行比较。

TPUL2T323-Q1 TPULxT 输入电压电平图 7-4 TPULxT 输入电压电平