ZHCSYN0 July 2025 TPLD2001
ADVANCE INFORMATION
TPLD2001 具有四个脉宽调制 (PWM) 发生器,可输出方波,其占空比与所选 FSM 中的计数器值成正比。这些 PWM 发生器宏单元具有来自连接多路复用器的 1 个输入,用于控制宏单元上电:1 个直接来自 FSM 块的输入;以及进入连接多路复用器的 2 个输出。
数据输入源 (IN):可以选择四个 FSM 中的任何一个来提供计数器值。
死区时间 (tdb):0 个 CLK(无死区)、1 个 CLK、2 个 CLK 或 5 个 CLK。
输出极性:每个输出(OUT+ 和 OUT-)的极性可配置为同相或反相。
时钟:OSC0,源自 OSC0(/8、/64、/512、/4096、/32768、/262144)的分频时钟;OSC1,源自 OSC1(/8、/64、/512)的分频时钟;或 OSC2,源自 OSC2 (/4) 的分频时钟。
PWM 发生器宏单元每 256 个时钟周期读取一次所选 FSM 的计数值。因此,PWM 发生器输出频率由 fCLK/256 决定。此外,可以通过以下公式计算 PWM 信号的占空比:占空比 (%) = (IN/256) * 100,最小占空比为 0%(或 0/256),最大占空比为 99.61%(或 255/256)。
请注意,启动 PWM 发生器时,该宏单元需要 2 个时钟周期来进行时钟同步。如果所选死区时间大于 FSM 计数器数据输入,则同相 OUT- 输出上将出现恒定的低电平。此外,PWM 发生器宏单元可以通过向 PWM PWR UP 输入发送低电平信号进行断电,以防止在空闲状态下输出。