ZHCSY63D April   2025  – November 2025 TPSM33606-Q1 , TPSM33610-Q1 , TPSM33620-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  输入电压范围
      2. 7.3.2  输出电压选择
        1. 7.3.2.1 可调输出电压型号
        2. 7.3.2.2 固定输出电压型号
      3. 7.3.3  启用、启动和关断
        1. 7.3.3.1 通过 EN 引脚连接的外部 UVLO
      4. 7.3.4  外部 CLK 同步
        1. 7.3.4.1 脉冲相关 MODE/SYNC 引脚控制
      5. 7.3.5  电源正常输出运行
      6. 7.3.6  内部 LDO、VCC 和 VOUT/FB 输入
      7. 7.3.7  自举电压和 VBOOT-UVLO(BOOT 端子)
      8. 7.3.8  展频
      9. 7.3.9  软启动和从压降中恢复
        1. 7.3.9.1 从压降中恢复
      10. 7.3.10 过流保护(断续模式)
      11. 7.3.11 热关断
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 待机模式
      3. 7.4.3 工作模式
        1. 7.4.3.1 CCM 模式
        2. 7.4.3.2 自动模式 – 轻负载运行
          1. 7.4.3.2.1 二极管仿真
          2. 7.4.3.2.2 降频
        3. 7.4.3.3 FPWM 模式 – 轻负载运行
        4. 7.4.3.4 最短导通时间(高输入电压)运行
        5. 7.4.3.5 压降
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 使用 WEBENCH® 工具创建定制设计方案
        2. 8.2.2.2 设置输出电压
        3. 8.2.2.3 输入电容器选型
        4. 8.2.2.4 输出电容器选型
        5. 8.2.2.5 VCC
        6. 8.2.2.6 CFF 选型
        7. 8.2.2.7 电源正常信号
        8. 8.2.2.8 最高环境温度
        9. 8.2.2.9 其他连接
      3. 8.2.3 应用曲线
    3. 8.3 最佳设计实践
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 接地及散热注意事项
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 开发支持
        1. 9.1.2.1 使用 WEBENCH® 工具创建定制设计方案
      3. 9.1.3 器件命名规则
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

引脚配置和功能

图 5-1 RDN 封装,11 引脚 QFN-FCMOD,顶视图(所有型号)
引脚功能
引脚 类型(1) 说明
编号 名称
1 PGOOD A 电源正常监视器。开漏输出,如果反馈电压不在指定窗口阈值范围内,该输出将置为低电平。需要一个 10kΩ 至 100kΩ 的上拉电阻来上拉至理想的电压。如不使用,此引脚既可以保持悬空状态,也可以连接到 GND。高电平 = 电源正常,低电平 = 电源不良。当 EN = 低电平时,PGOOD 引脚变为低电平。
2 EN A 精密使能输入引脚。高电平 = 开启,低电平 = 关闭。精密使能允许将该引脚用作可调节 UVLO。可直接连接至 VIN。通过使用一个漏极开路或集电极器件将此引脚连接到 GND,可将该模块关闭。可以在 VIN、该引脚和 GND 之间放置一个外部分压器,以创建外部 UVLO。请勿将该引脚悬空。
3 VIN P 输入电源电压。将输入电源连接到这些引脚。将一个或多个优质旁路电容器直接连接到此引脚和 GND 靠近模块的位置。有关输入电容器放置示例,请参阅节 8.5.2
4 VOUT P 输出电压。此引脚连接到集成滤波电感器。将此引脚连接到输出负载,并在此引脚和 GND 之间连接外部输出电容器。固定输出选项可用。对于固定输出型号,请将 FB 引脚连接到 VOUT。有关更多详细信息,请参阅 节 4
5、6 SW P 电源模块开关节点。请勿在此引脚上放置任何外部元件或连接到任何信号。必须将这些引脚上的覆铜量保持在最小,以防止出现噪声和 EMI 问题。
7 BOOT P 内部高侧驱动器电路的自举引脚。一个 100nF 自举电容器在内部从此引脚连接至模块内的 SW,以提供自举电压。
8 VCC P 内部 LDO 输出。用作内部控制电路的电源。不要连接至外部负载。可用作电源正常标志的逻辑电源。在该引脚和 GND 之间连接一个 1µF 优质电容器。
9 FB A 反馈输入。对于可调输出,请将输出电压反馈电阻分压器的中点连接到此引脚。将反馈分压器的上部电阻器 (RFBT) 连接到所需调节点的 VOUT。将反馈分压器的下部电阻器 (RFBB) 连接至 GND。使用反馈电阻分压器进行连接时,请使该 FB 布线尽可能短且尽可能小,以避免噪声耦合。有关反馈电阻器的放置,请参阅节 8.5.2对于固定输出配置,请将 FB 引脚 9 直接连接到 VOUT 引脚 4。请勿保持悬空或接地
10 GND G 电源接地端子。连接到系统地。用短而宽的布线连接到 CIN
11 MODE/SYNC A 该器件可根据 MODE/SYNC 引脚上的电压在用户可选的自动 /FPWM 运行模式下运行。该器件还可与外部时钟同步。时钟在所应用外部时钟的上升沿触发。请勿将该引脚悬空。
A = 模拟,P = 电源,G = 地