ZHCSXO3 December 2024 TPS4812-Q1
PRODUCTION DATA
在不使用低功耗旁路路径的应用中,可以使用主 FET GATE 驱动控制来进行电容充电。
为了使用容性负载在主 FET 导通期间限制浪涌电流,请使用 R1、R2、C1 和 D2,如图 8-7 所示。R1 和 C1 元件会减慢主 FET 栅极的电压斜坡速率。FET 源极跟随栅极电压,从而在输出电容器上实现受控电压斜坡。
使用方程式 6 可以计算 FET 导通期间的浪涌电流。
其中,
CLOAD 是负载电容。
VBATT 是输入电压,Tcharge 是充电时间。
V(BST-SRC) 是电荷泵电压 (12V)。
使用与 C1 串联的阻尼电阻 R2 (~10Ω)。方程式 8 可用于计算目标浪涌电流所需的 C1 值。R1 的 100kΩ 电阻可以作为计算的良好起点。
D2 通过绕过 R1 确保快速关断 GATE 驱动器。
C1 会在开通期间在 CBST 上产生额外的充电负载。方程式 8 可用于计算所需的 CBST 值:
其中,
Qg(total) 是 FET 的总栅极电荷。
ΔVBST(典型值为 1V)是 BST 到 SRC 引脚上的纹波电压。