ZHCSXO3 December 2024 TPS4812-Q1
PRODUCTION DATA
在 TMR 引脚和 GND 之间连接 100kΩ 电阻,可实现闭锁配置。
锁存器在 INP 的下降沿或 LPM 变为低电平或 EN/UVLO 低于 V(ENF) 或下电上电 VS 低于 V(VS_PORF) 时复位。在低边沿上,计时器计数器复位且 CTMR 放电。当 INP 上拉至高电平时,GATE 上拉至 BST。