ZHCSXJ0 September 2024 TLV3603-EP
PRODUCTION DATA
由于比较器的高开环增益,存在很小的输入差分电压带,在该电压带中,输出可以在“逻辑高电平”和“逻辑低电平”状态之间来回切换(“颤振”)。对于上升和下降时间较慢的输入或噪声过大的系统,这可能会导致设计难题。通过向比较器添加迟滞,可以克服这些挑战。
TLV3603-EP 具有一个 LE/HYS 引脚,可用于增加比较器的内部迟滞。要更改比较器的内部迟滞,请按调节迟滞图所示在 LE/HYS 引脚和 VEE 之间连接单个电阻器。下面提供了迟滞与电阻之间的关系曲线,为设置所需迟滞量提供指导。
为了提供动态迟滞,可以在 LE/HYST 引脚上强制施加 0.7V 至 1.2V 的外部电压(例如来自 DAC)如图 7-2 和图 7-4 所示。LE/HYST 引脚可在内部等效为 40k 电阻器与 1.25V 电源串联并连接到 VEE,因此任何驱动电路都必须能够提供高达 32uA 的灌电流。请注意,当 LE/HYST ≤ 400mV 时,该输出会进入锁存状态,而当 ≥ 1.25V 时,该输出会进入关断状态。