ZHCSXJ0 September   2024 TLV3603-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序图
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
    4. 6.4 器件功能模式
      1. 6.4.1 输入
      2. 6.4.2 推挽(单端)输出
      3. 6.4.3 已知启动条件
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 可调迟滞
      2. 7.1.2 容性负载
      3. 7.1.3 锁存器功能
    2. 7.2 典型应用
      1. 7.2.1 实现可调迟滞
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 光学接收器
      3. 7.2.3 过流锁存条件
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

可调迟滞

由于比较器的高开环增益,存在很小的输入差分电压带,在该电压带中,输出可以在“逻辑高电平”和“逻辑低电平”状态之间来回切换(“颤振”)。对于上升和下降时间较慢的输入或噪声过大的系统,这可能会导致设计难题。通过向比较器添加迟滞,可以克服这些挑战。

TLV3603-EP 具有一个 LE/HYS 引脚,可用于增加比较器的内部迟滞。要更改比较器的内部迟滞,请按调节迟滞图所示在 LE/HYS 引脚和 VEE 之间连接单个电阻器。下面提供了迟滞与电阻之间的关系曲线,为设置所需迟滞量提供指导。

TLV3603-EP 通过外部电阻器实现可调迟滞图 7-1 通过外部电阻器实现可调迟滞
TLV3603-EP 通过外部电压实现可调迟滞图 7-2 通过外部电压实现可调迟滞
TLV3603-EP VCC = 5V 时迟滞与 RHYS 间的关系图 7-3 VCC = 5V 时迟滞与 RHYS 间的关系
TLV3603-EP VCC = 5V 时迟滞与 VHYS 间的关系图 7-4 VCC = 5V 时迟滞与 VHYS 间的关系

为了提供动态迟滞,可以在 LE/HYST 引脚上强制施加 0.7V 至 1.2V 的外部电压(例如来自 DAC)如图 7-2图 7-4 所示。LE/HYST 引脚可在内部等效为 40k 电阻器与 1.25V 电源串联并连接到 VEE,因此任何驱动电路都必须能够提供高达 32uA 的灌电流。请注意,当 LE/HYST ≤ 400mV 时,该输出会进入锁存状态,而当 ≥ 1.25V 时,该输出会进入关断状态。