ZHCSXJ0 September   2024 TLV3603-EP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序图
    7. 5.7 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
    4. 6.4 器件功能模式
      1. 6.4.1 输入
      2. 6.4.2 推挽(单端)输出
      3. 6.4.3 已知启动条件
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 可调迟滞
      2. 7.1.2 容性负载
      3. 7.1.3 锁存器功能
    2. 7.2 典型应用
      1. 7.2.1 实现可调迟滞
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 光学接收器
      3. 7.2.3 过流锁存条件
  9. 电源相关建议
  10. 布局
    1. 9.1 布局指南
    2. 9.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 开发支持
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

锁存器功能

LE/HYS 引脚上的电压为逻辑低电平时,TLV3603-EP 的锁存引脚会保持器件的输出状态。当输出状态旨在保持不变时,这一点特别有用。锁存功能的一个重要考虑因素是锁存保持和建立时间。锁存保持时间是(在锁存引脚置为有效后)正确锁存比较器输出所需的最短时间。同样,锁存建立时间定义为在锁存引脚置为低电平有效之前输入必须保持稳定的时间。下图展示了输入何时可以转换,从而实现有效锁存。请注意,EC 表中的典型建立时间为负值;这是 LE/HYS 引脚相对于输入引脚布线延迟的内部布线延迟所致。下面显示了当 TLV3603-EP 退出锁存输出级时输出响应中的一个小延迟 (tPL)。

TLV3603-EP 输入变化被正确锁存图 7-5 输入变化被正确锁存
TLV3603-EP 输入变化时锁存禁用图 7-6 输入变化时锁存禁用