ZHCSQW4 March   2025 TPS7A56

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输出电压设置和调节
      2. 6.3.2 低噪声、超高电源抑制比 (PSRR)
      3. 6.3.3 可编程软启动(NR/SS 引脚)
      4. 6.3.4 精密使能和 UVLO
      5. 6.3.5 电荷泵使能与 BIAS 轨
      6. 6.3.6 电源正常引脚(PG 引脚)
      7. 6.3.7 有源放电
      8. 6.3.8 热关断保护 (TSD)
    4. 6.4 器件功能模式
      1. 6.4.1 正常运行
      2. 6.4.2 压降运行
      3. 6.4.3 禁用
      4. 6.4.4 以电流限制模式运行
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1  精密使能(外部 UVLO)
      2. 7.1.2  欠压锁定 (UVLO) 操作
        1. 7.1.2.1 IN 引脚 UVLO
        2. 7.1.2.2 偏置 UVLO
        3. 7.1.2.3 典型 UVLO 运行
        4. 7.1.2.4 UVLO(IN) 和 UVLO(BIAS) 交互
      3. 7.1.3  压降电压 (VDO)
      4. 7.1.4  输入和输出电容器要求(CIN 和 COUT)
      5. 7.1.5  建议的电容器类型
      6. 7.1.6  软启动、降噪(NR/SS 引脚)和电源正常状态(PG 引脚)
      7. 7.1.7  优化噪声和 PSRR
      8. 7.1.8  可调节运行
      9. 7.1.9  负载瞬态响应
      10. 7.1.10 电荷泵运行情况
      11. 7.1.11 时序控制
      12. 7.1.12 电源正常状态指示功能
      13. 7.1.13 通过并联实现更高输出电流和更低噪声
      14. 7.1.14 功率耗散 (PD)
      15. 7.1.15 估算结温
      16. 7.1.16 TPS7A57EVM-056 散热分析
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
      2. 8.1.2 器件命名规则
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1. 10.1 机械数据

输出电压设置和调节

图 6-1 显示了简化的调节电路。输入信号 (VREF) 由内部电流源 (IREF) 和外部电阻器 (RREF) 产生。由于误差放大器始终采用单位增益配置,所以 LDO 输出电压根据 VREF 电压设置。VREF 基准电压由驱动 RREF 电阻器的内部低噪声电流源产生。通过使用低通滤波器 (CNR/SS || RREF),VREF 设计为在误差放大器的输入端具有非常低的带宽。

单位增益配置是通过将 SNS 连接到 OUT 来实现的。应最大限度减小输出端的布线电感,并尽可能靠近输出端连接 COUT

TPS7A56 简化的调节电路
VOUT = IREF × RREF
图 6-1 简化的调节电路

该单位增益配置以及高精度 IREF 基准电流使该器件能够实现出色的输出电压精度。低压降电压 (VDO) 有助于降低散热需求并实现稳健的性能。此特性组合使得该器件成为向敏感型模拟低压 (≤ 5.5V) 器件供电的理想电压源。