ZHCSPP4B June   2022  – February 2025 ADC12QJ1600-SP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性:直流规格
    6. 5.6  电气特性:功耗
    7. 5.7  电气特性:AC 规范
    8. 5.8  开关特性
    9. 5.9  时序要求
    10. 5.10 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
        1. 6.3.1.1 模拟输入保护
        2. 6.3.1.2 满量程电压 (VFS) 调整
        3. 6.3.1.3 模拟输入失调电压调整
        4. 6.3.1.4 ADC 内核
          1. 6.3.1.4.1 ADC 工作原理
          2. 6.3.1.4.2 ADC 内核校准
          3. 6.3.1.4.3 模拟基准电压
          4. 6.3.1.4.4 ADC 超范围检测
          5. 6.3.1.4.5 误码率 (CER)
      2. 6.3.2 温度监测二极管
      3. 6.3.3 时间戳
      4. 6.3.4 时钟
        1. 6.3.4.1 转换器 PLL (C-PLL),用于采样时钟生成
        2. 6.3.4.2 LVDS 时钟输出(PLLREFO±、TRIGOUT±)
        3. 6.3.4.3 可选 CMOS 时钟输出(ORC、ORD)
        4. 6.3.4.4 用于 JESD204C 子类 1 确定性延迟的 SYSREF
          1. 6.3.4.4.1 用于多器件同步和确定性延迟的 SYSREF 采集
          2. 6.3.4.4.2 SYSREF 位置检测器和采样位置选择(SYSREF 窗口)
      5. 6.3.5 JESD204C 接口
        1. 6.3.5.1  传输层
        2. 6.3.5.2  扰频器
        3. 6.3.5.3  链路层
        4. 6.3.5.4  8B 或 10B 链路层
          1. 6.3.5.4.1 数据编码(8B 或 10B)
          2. 6.3.5.4.2 多帧和本地多帧时钟 (LMFC)
          3. 6.3.5.4.3 代码组同步 (CGS)
          4. 6.3.5.4.4 初始通道对齐序列 (ILAS)
          5. 6.3.5.4.5 帧和多帧监控
        5. 6.3.5.5  64B 或 66B 链路层
          1. 6.3.5.5.1 64B 或 66B 编码
          2. 6.3.5.5.2 多块、扩展多块和本地扩展多块时钟 (LEMC)
            1. 6.3.5.5.2.1 使用同步报头的模块、多块和扩展多块对齐
              1. 6.3.5.5.2.1.1 循环冗余校验 (CRC) 模式
              2. 6.3.5.5.2.1.2 正向纠错 (FEC) 模式
          3. 6.3.5.5.3 初始通道对齐
          4. 6.3.5.5.4 模块、多块和扩展多块对齐监控
        6. 6.3.5.6  物理层
          1. 6.3.5.6.1 串行器/解串器预加重功能
        7. 6.3.5.7  JESD204C 启用
        8. 6.3.5.8  多器件同步和确定性延迟
        9. 6.3.5.9  在子类 0 系统中运行
        10. 6.3.5.10 报警监控
          1. 6.3.5.10.1 时钟翻转检测
          2. 6.3.5.10.2 FIFO 翻转检测
    4. 6.4 器件功能模式
      1. 6.4.1 低功耗模式和高性能模式
      2. 6.4.2 JESD204C 模式
        1. 6.4.2.1 JESD204C 传输层数据格式
        2. 6.4.2.2 64B 或 66B 同步标头流配置
        3. 6.4.2.3 冗余数据模式(备选信道)
      3. 6.4.3 断电模式
      4. 6.4.4 测试模式
        1. 6.4.4.1 串行器测试模式详细信息
        2. 6.4.4.2 PRBS 测试模式
        3. 6.4.4.3 时钟图形模式
        4. 6.4.4.4 斜坡测试模式
        5. 6.4.4.5 近程和远程传输测试模式
          1. 6.4.4.5.1 近程传输测试模式
        6. 6.4.4.6 D21.5 测试模式
        7. 6.4.4.7 K28.5 测试模式
        8. 6.4.4.8 重复 ILA 测试模式
        9. 6.4.4.9 修改的 RPAT 测试模式
      5. 6.4.5 校准模式和修整
        1. 6.4.5.1 前台校准模式
        2. 6.4.5.2 后台校准模式
        3. 6.4.5.3 低功耗后台校准 (LPBG) 模式
      6. 6.4.6 偏移校准
      7. 6.4.7 修整
    5. 6.5 编程
      1. 6.5.1 使用串行接口
      2. 6.5.2 SCS
      3. 6.5.3 SCLK
      4. 6.5.4 SDI
      5. 6.5.5 SDO
      6. 6.5.6 流模式
      7. 6.5.7 SPI_Register_Map 寄存器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 激光雷达 (LiDAR) 数字转换器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 模拟前端要求
          2. 7.2.1.2.2 计算时钟和串行器/解串器频率
        3. 7.2.1.3 应用曲线
    3. 7.3 初始化设置
    4. 7.4 电源相关建议
      1. 7.4.1 电源时序
    5. 7.5 布局
      1. 7.5.1 布局指南
      2. 7.5.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
循环冗余校验 (CRC) 模式

在传输过程中,循环冗余校验 (CRC) 模式可用于检测潜在的位错误。JESD204C 需要支持 12 位字 CRC-12 模式,而 3 位字 CRC-3 模式是可选的。器件不支持 CRC-3 模式,因此本部分仅针对 CRC-12 模式。发送器根据多块的 32 个块的扰频数据位计算 CRC-12 奇偶校验位。然后,12 位 CRC 奇偶校验字在下一个多块的同步标头流中发送。接收器计算已接收到的多块的 12 位奇偶校验字,并将其与下一个多块接收到的 12 位奇偶校验字进行比较。在比较后若有差异,则表明在接收到的数据位或接收到的 12 位奇偶校验字中至少有一个误差。在多块第一个数据位中,检测位错误的最小延迟为 46 个块。通过将 SHMODE 设置为 0 来启用 CRC-12 模式。

使用 CRC-12 模式时同步标头流的映射如 表 6-10所示。CRC[x] 对应于 12 位 CRC 字的位 x。CMD[x] 对应于 7 位命令字的位 x,其在器件中始终设置为 0。同步标头流末尾的 00001 位序列是用于标识多块结束的导频信号。整个同步接头中出现的 1s 确保只能在同步标头的末尾看到导频信号,从而仅在接收到单个多块后实现多块对齐。EoEMB 是扩展多块结束位,对于扩展多块的最后一个多块,该位设置为 1。

表 6-10 CRC-12 模式的同步标头流位映射
功能功能功能功能
0CRC[11]8CRC[5]16Cmd[6]24Cmd[2]
1CRC[10]9CRC[4]17Cmd[5]25Cmd[1]
2CRC[9]10CRC[3]18Cmd[4]26Cmd[0]
31111191270
4CRC[8]12CRC[2]20Cmd[3]280
5CRC[7]13CRC[1]211290
6CRC[6]14CRC[0]22EoEMB300
71151231311

CRC-12 编码器采用由 32 个扰频块(2048 位)组成的多块,并使用公式 10所述的生成器多项式计算 12 位奇偶校验字。多项式足以检测跨越任何距离的多块中的所有 2 位误差以及长度长达 12 位的突发错误序列。在多块中未检测到跨越任何距离的 3 位误差的概率约为 0.004%。

方程式 10. 0x987 == x12+x9+x8+x3+x2+x+1

CRC-12 的完整奇偶校验位生成如 图 6-7 所示。输入是基于多块的 32 个扰码块构建的 2048 位序列(不包括同步标头)。在处理完整的 2048 位序列后,从 Sx 块获取 12 位奇偶校验字 CRC[11:0]。在处理每个多块之前,Sx 块用 0s 初始化。更多有关 CRC-12 奇偶校验字生成的信息,请参阅 JESD204C 标准。

ADC12QJ1600-SP CRC-12 奇偶校验位发生器图 6-7 CRC-12 奇偶校验位发生器