ZHCSPP4B June 2022 – February 2025 ADC12QJ1600-SP
PRODUCTION DATA
SYSREF 是一种系统时序基准,用于确定性延迟的 JESD204C 子类 1 实现。SYSREF 用于实现确定性延迟和多器件同步。为了实现可重复延迟和同步,必须用正确的器件时钟边沿捕获 SYSREF。该器件具有 SYSREF 窗口化功能,可降低对外部时钟电路的要求并简化同步过程。SYSREF 窗口化可替代传统的建立时间和保持时间,因为在使用 SYSREF 窗口化时不再需要这些时间。SYSREF 可以作为单个脉冲或周期时钟实现。在周期性实现中,SYSREF 必须等于 8B/10B 编码模式下的本地多帧时钟频率,或其整数分频,或 64B 或 66B 编码模式下的本地扩展多块时钟频率。公式 7 用于计算 8B/10B 编码模式下的有效 SYSREF 频率。在 64B 或 66B 模式下,分母变为 66 × 32 × E × n,其中 E 是扩展多块中的多块数。

其中