ZHCSNL1A December 2024 – March 2025 TAS6754-Q1
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|---|---|
| 工作电流 | |||||||
| IDVDD | DVDD 电源电流 | 所有通道播放,-60dB 信号 | 22 | 28 | mA | ||
| 所有通道播放,-60dB 信号,DVDD = 3.3V | 22 | ||||||
| IPVDD_IDLE | PVDD 空闲电流 | 所有通道播放,无音频输入,FSW = 2.048MHz | 47 | 60 | mA | ||
| IVBAT_IDLE | VBAT 空闲电流 | 所有通道播放,无音频输入,FSW = 2.048MHz | 115 | 130 | mA | ||
| IPVDD_Shutdown | PVDD 关断电流 | PD 有效,DVDD = 0V | 4 | 5 | μA | ||
| IVBAT_Shutdown | VBAT 关断电流 | PD 有效,DVDD = 0V | 5 | 7 | μA | ||
| ITotal_Shutdown | PVDD+VBAT 关断电流 | PD 有效,DVDD = 0V | 12 | μA | |||
| IDVDD_Shutdown | DVDD 关断电流 | PD 有效,DVDD = 1.8V | 1 | 3 | μA | ||
| PD 有效,DVDD = 3.3V | 1 | 3 | |||||
| 输出功率 | |||||||
| PO_BTL | 每通道输出功率,BTL | 4Ω,PVDD=14.4V,THD+N=1%,TC=75℃ | 21 | 23 | W | ||
| 4Ω,PVDD=14.4V,THD+N=10%,TC=75℃ | 26 | 30 | |||||
| 4Ω,PVDD=18V,THD+N=1%,TC=75℃ | 33 | 37 | |||||
| 4Ω,PVDD=18V,THD+N=10%,TC=75℃ | 41 | 46 | |||||
| 2Ω,PVDD=14.4V,THD+N=1%,TC=75℃ | 37 | 40 | |||||
| 2Ω,PVDD=14.4V,THD+N=10%,TC=75℃ | 44 | 50 | |||||
| EFFP | 电源效率 | 4 通道工作,每通道输出功率为 25W,RL = 4Ω,PVDD = 14.4V,TC = 25°C(包括输出滤波器损耗) | 87 | % | |||
| 音频性能 | |||||||
| Vn | 输出噪声电压 | 零输入,A 加权,增益 = -5dB,以匹配 14.4V 的 PVDD |
35 | μV | |||
| G | 增益 | 满量程数字输入时的峰值输出电压 | 28 | V/FS | |||
| THD+N | 总谐波失真 + 噪声 | 0.03 | % | ||||
| 20Hz 至 20kHz | 0.08 | % | |||||
| FBW | 频率响应 | 20Hz 至 20kHz,无 LC 滤波器影响或集成 补偿 |
0.5 | dB | |||
| GMUTE | 输出衰减 | 将 MUTE 置为有效并与向 4Ω 负载播放 1W 音频的放大器进行比较 | 100 | dB | |||
| 串扰 | 通道串扰 | PVDD = 14.4Vdc,ƒ = 1kHz | -90 | -80 | dB | ||
| PSRR | 电源抑制比 | PVDD = 14.4Vdc + 1VRMS,ƒ = 1kHz | -75 | dB | |||
| 数字输入引脚 | |||||||
| VIH | 输入逻辑高电平 | 70 | %DVDD | ||||
| VIL | 输入逻辑低电平 | 30 | |||||
| IIH | 输入逻辑电流 | VI = DVDD | 15 | µA | |||
| IIL | VI = 0 | -15 | |||||
| 数字输出引脚 | |||||||
| VOH | 逻辑高电平的输出电压 | I = ±1mA | 90 | %DVDD | |||
| VOL | 逻辑低电平的输出电压 | 10 | |||||
| VOH | 逻辑高电平的输出电压 | DVDD = 3.3V,I = ±2mA | 90 | %DVDD | |||
| VOL | 逻辑低电平的输出电压 | DVDD = 3.3V,I = ±2mA | 10 | %DVDD | |||
| 旁路电压 | |||||||
| VGVDD | 栅极驱动旁路引脚电压 | 5 | V | ||||
| VAVDD_BYP,VVREG_BYP | 模拟旁路引脚电压 | 5 | V | ||||
| VDVDD_BYP,VPLL_BYP,VVR_DIG | 数字旁路引脚电压 | 1.5 | V | ||||
| 过压 (OV) 保护 | |||||||
| PVDDOV_SET | PVDD 过压关断设置 | 19.1 | 20 | 21 | V | ||
| PVDDOV_HYS | PVDD 过压恢复迟滞 | 0.5 | V | ||||
| VBATOV_SET | VBAT 过压关断设置 | 19.1 | 20 | 22 | V | ||
| VBATOV_HYS | VBAT 过压恢复迟滞 | 0.5 | V | ||||
| 欠压 (UV) 保护 | |||||||
| PVDDUV_SET | PVDD 欠压关断设置 | 3.5 | 4 | 4.5 | V | ||
| PVDDUV_HYS | PVDD 欠压恢复磁滞 | 0.5 | V | ||||
| VBATUV_SET | VBAT 欠压关断设置 | 3.5 | 4 | 4.5 | V | ||
| VBATUV_HYS | VBAT 欠压恢复迟滞 | 0.5 | V | ||||
| DVDDUV_SET | DVDD 欠压关断设置 | 1.4 | 1.59 | V | |||
| 上电复位 (POR) | |||||||
| VPOR_SET | DVDD 上电复位设置 | 增大 DVDD | 0.9 | 1.51 | V | ||
| VPOR_HYS | DVDD 上电复位恢复迟滞 | 0.2 | V | ||||
| VPOR_OFF | DVDD 断电阈值 | 降低 DVDD | 0.5 | 1.3 | V | ||
| 过热 (OT) 保护和温度检测 | |||||||
| OTSD(i) | 每通道过热关断 | 175 | °C | ||||
| OTW | 全局连接过热警告 | 135 | °C | ||||
| OTSD | 全局连接过热关断 | 155 | °C | ||||
| OTHYS_Global | 过热恢复磁滞 | 15 | °C | ||||
| OTHYS_local | 过热恢复磁滞 | 15 | °C | ||||
| 负载过流保护 | |||||||
| ILIM | 逐周期过流限制 | OC 级别 1 | 2.5 | 3.5 | A | ||
| OC 级别 2 | 3.3 | 4.3 | |||||
| OC 级别 3 | 4.6 | 5.6 | |||||
| OC 级别 4 | 6.3 | 6.7 | |||||
| ISD | 过流关断 | OC 级别 1,电源、接地或其他通道的任何短路 | 5 | A | |||
| OC 级别 2,电源、接地或其他通道的任何短路 | 6 | ||||||
| OC 级别 3,电源、接地或其他通道的任何短路 | 8 | ||||||
| OC 级别 4,电源、接地或其他通道的任何短路 | 9 | ||||||
| “咔嗒”和“砰砰”声 | |||||||
| VCP_Multi | 输出“咔嗒”和“砰砰”声电压 | ITU-R 2k 滤波器,Hi-Z 至 PLAY,PLAY 至 Hi-Z,多步开启,PVDD = 14.4V | 5 | mV | |||
| 直流偏移 | |||||||
| VOFFSET | 输出失调电压 | TC = 50℃ | 2 | 5 | mV | ||
| 直流检测 | |||||||
| DCFAULT | 输出直流故障保护 | 1.4 | 2 | 2.5 | V | ||
| 负载诊断 | |||||||
| S2P | 用于检测 OUT 引脚与 PVDD 之间短路的最大电阻 |
2000 | Ω | ||||
| S2G | 用于检测 OUT 引脚与接地之间短路的最大电阻 |
200 | Ω | ||||
| SL | 负载短路检测容差 | Hi-Z 中的其他通道 | ±0.5 | Ω | |||
| OL | 负载开路 (OL) 检测阈值 |
Hi-Z 中的其他通道 | 40 | Ω | |||
| ACIMP | 交流阻抗精度 | ƒ = 18.75kHz,RL = 4Ω,输出引脚处的阻抗 | ±0.75 | Ω | |||
| fAC | 交流诊断测试频率 | 默认值 | 18.75 | kHz | |||
| I2C 地址引脚 | |||||||
| tI2C_ADDR | I2C 地址设置所需的延时时间 | 300 | μs | ||||
| I2C 控制端口 | |||||||
| tBUS | 启动条件和停止条件之间的总线空闲时间 | 1.3 | μs | ||||
| th1 | SCL 至 SDA 的保持时间 | 0 | ns | ||||
| th2 | 启动条件至 SCL 的保持时间 | 0.6 | μs | ||||
| tSTART | DVDD 上电复位后的 I2C 启动时间 | 12 | ms | ||||
| tRISE | SCL 和 SDA 的上升时间 | 300 | ns | ||||
| tFALL | SCL 和 SDA 的下降时间 | 300 | ns | ||||
| tSU1 | SDA 到 SCL 的建立 | 100 | ns | ||||
| tSU2 | SCL 到启动条件的建立 | 0.6 | μs | ||||
| tSU3 | SCL 到停止条件的建立 | 0.6 | μs | ||||
| tW(H) | SCL“高电平”所需的脉冲持续时间 | 0.6 | μs | ||||
| tW(L) | SCL“低电平”所需的脉冲持续时间 | 1.3 | μs | ||||
| 串行音频端口 | |||||||
| DSCLK | 允许的输入时钟占空比 | 45% | 50% | 55% | |||
| fS | 支持的输入采样速率 | 44.1 | 192 | kHz | |||
| fSCLK | 支持的 SCLK 频率 | 32 | 512 | xFS | |||
| fSCLK_Max | 最大频率 | 24.576 | MHz | ||||
| tSCY | SCLK 脉冲周期时间 | 40 | ns | ||||
| tSCL | 低电平 SCLK 脉冲 | 16 | ns | ||||
| tSCH | 高电平 SCLK 脉冲 | 16 | ns | ||||
| tSF | SCLK 上升沿到 FSYNC 边沿 | 8 | ns | ||||
| tFS | FSYNC 边缘到 SCLK 上升沿 | 8 | ns | ||||
| tDS | DATA 建立时间 | 8 | ns | ||||
| ci | 引脚 SCLK、FSYNC、SDIN_1、SDOUT_1、GPIO_x 的输入电容 | 10 | pF | ||||
| tDH | DATA 保持时间 | 8 | ns | ||||
| TAudioLA | 以 FSYNC 样本数 进行衡量的输入至输出音频路径延迟 |
FSYNC = 44.1kHz 或 48kHz | 22 | 样本 | |||
| FSYNC = 96kHz | 23 | ||||||
| FSYNC = 192kHz | 24 | ||||||
| TLLPLA | 以 FSYNC 样本数 进行衡量的输入至输出低延迟路径延迟 |
FSYNC = 44.1kHz 或 48kHz | 6 | 样本 | |||
| FSYNC = 96kHz | 7 | ||||||