ZHCSNL1A December 2024 – March 2025 TAS6754-Q1
PRODUCTION DATA
串行音频接口端口是一个三线串行端口,包含信号 SCLK、FSYNC 和 SDIIN_1,在 I2S 模式下还可以选择包含 SDIN_2。
SCLK 是串行音频位时钟,用于将 SDIN_x 上的串行数据在时钟控制下传输到音频接口的串行移位寄存器中。串行数据通过 SCLK 在时钟控制下传输到 TAS6754-Q1 器件中。
当器件在 TDM 模式下运行时,FSYNC 引脚是串行音频左/右字时钟或帧同步。
SDIN_1 是 TDM 数据输入。在 I2S 模式下,SDIN_1 是通道 1 和通道 2 的数据输入,需要将 GPIO 引脚配置为 SDIN_2 以接收通道 3 和通道 4 的数据输入。
| 格式 | 数据位 | 最大 FSYNC 频率 (kHz) | SCLK 速率 (fs) |
|---|---|---|---|
| I2S/LJ | 32、24、20、16 | 44.1 至 192 | x64、x32 |
| TDM | 32、24、20、16 | 44.1/48 | x128、x256、x512 |
| 96 | x128、x256 | ||
| 192 | x128 |