ZHCSLT3C December   2020  – February 2026 LMK1D1204 , LMK1D1208

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
    1. 4.1 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 失效防护输入和磁滞
      2. 8.3.2 输入多路复用器
    4. 8.4 器件功能模式
      1. 8.4.1 LVDS 输出端接
      2. 8.4.2 输入端接
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

详细设计过程

参阅输入端接,根据是单端还是差分输入来实现正确的输入端接。

参阅 LVDS 输出端接,根据接收器应用选择输出端接方案。

TI 建议使用 100Ω 电阻器对未使用的输出进行差分端接以获得最佳性能,尽管允许使用未端接的输出,但这会导致所使用输出的性能略有下降(输出交流共模 VOS)。

在此示例中,PHY、ASIC 和 FPGA 或 CPU 需要不同的方案。电源滤波和旁路对于低噪声应用至关重要。

有关建议的滤波技术,请参阅电源相关建议低附加抖动四路 LVDS 输出时钟缓冲器评估板 (SCAU043) 中提供了参考布局。