ZHCAG26 December   2025 MSPM0H3216

 

  1.   1
  2.   摘要
  3.   商标
  4. MSPM0H 硬件设计检查清单
  5. MSPM0H 器件中的电源
    1. 2.1 数字电源
    2. 2.2 模拟电源
    3. 2.3 内置电源和电压基准
    4. 2.4 推荐的电源去耦电路
  6. 复位和电源监控器
    1. 3.1 数字电源
    2. 3.2 电源监控器
  7. 时钟系统
    1. 4.1 内部振荡器
    2. 4.2 外部振荡器
    3. 4.3 外部时钟输出 (CLK_OUT)
    4. 4.4 频率时钟计数器 (FCC)
  8. 调试器
    1. 5.1 调试端口引脚和引脚排列
    2. 5.2 使用标准 JTAG 连接器的调试端口连接
  9. 主要模拟外设
    1. 6.1 ADC 设计注意事项
  10. 主要数字外设
    1. 7.1 计时器资源和设计注意事项
    2. 7.2 UART 和 LIN 资源以及设计注意事项
    3. 7.3 I2C 和 SPI 设计注意事项
  11. GPIO
    1. 8.1 GPIO 输出开关速度和负载电容
    2. 8.2 GPIO 灌电流和拉电流
    3. 8.3 高速 GPIO (HSIO)
    4. 8.4 在没有电平转换器的情况下与 1.8V/3.3V 器件通信
    5. 8.5 未使用引脚连接
  12. 布局指南
    1. 9.1 电源布局
    2. 9.2 接地布局注意事项
    3. 9.3 布线、过孔和其他 PCB 元件
    4. 9.4 如何选择电路板层和建议堆叠
  13. 10总结
  14. 11参考资料

外部时钟输出 (CLK_OUT)

时钟输出单元可以将数字时钟信号从器件发送到外部电路或频率时钟计数器。此特性可用于为外部电路计时,例如没有时钟源的外部 ADC。时钟输出单元有一组灵活的源可供选择,并包含一个可编程分频器。

 MSPM0H 外部时钟输出图 4-4 MSPM0H 外部时钟输出

CLK_OUT 的可用时钟源:

  • HFCLK
  • SYSOSC
  • ULPCLK
  • MFCLK
  • LFCLK

所选时钟源可以进行 1、2、4、6、8、10、12、14 或 16 分频,然后输出到该引脚或频率时钟计数器。