ZHCAF09E July 1994 – July 2021
为了避免总线系统中出现悬空输入,最简单的方法是,确保在电压累积不超过最大 V IL 规格(TTL 兼容输入为 0.8V)的有限时间内,总线始终处于活动或非活动状态。在此电压下,相应的 ICC 值过低,器件运行时没有任何问题或担忧(见图 1-2 和 图 2-1)。
为避免损坏元件,设计人员必须了解总线能够悬空的最长时间。首先,假设最大泄漏电流为 IOZ = 50 mA 且总电容(I/O 和线路电容)为 C=20 pF,则在超过 0.8V 电平的非活动线路上,电压随时间的变化可以按 方程式 1 所示计算。

本例中总线的允许悬空时间应降低至最多 320ns,从而确保总线不超过指定的 0.8V 电平。当涉及多个元件时,时间常数不会改变,因为它们的泄漏电流和电容会进行相加计算。
此方法的优点是,添加特殊元件时不会产生额外的成本。遗憾的是,这种方法并不总是适用,因为总线并不总是处于活动状态。