ZHCACH4D December 2024 – October 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
请参阅 AM62Ax、AM62Px、AM62Dx LPDDR4 电路板设计和布局布线指南。使用指南可简化 LPDDR4 电路板布局布线。布局指南和要求已整理为一组布局(放置和布线)建议,使定制电路板设计人员能够实现定制电路板设计,助力打造处理器支持型存储器连接拓扑所需的功能。仅针对遵循 AM62Ax、AM62Px、AM62Dx LPDDR4 电路板设计和布局布线指南的电路板设计提供可能需要的任何后续设计支持。
有关 LPDDR4 信号布线的建议走线阻抗,请参阅 AM62Ax、AM62Px、AM62Dx LPDDR4 电路板设计和布局布线指南。
请参阅 AM62Ax、AM62Px、AM62Dx LPDDR4 电路板设计和布局布线指南,了解 LPDDR4 时钟、地址和控制信号,以及有关 LPDDR4 数、通道宽度、通道数、芯片数和列数的信息。
对于传播延迟,LPDDR4 需要考虑的延迟是与电路板上布线相关的延迟。根据需要,可参考 AM62Ax、AM62Px、AM62Dx LPDDR4 电路板设计和布局布线指南的附录:SOC 封装延迟部分中已包含的封装延迟。
建议在定制电路板原理图设计和布局阶段执行信号完整性 (SI) 仿真。