ZHCACH4D December 2024 – October 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
集成式电源架构可基于 TPS6593-Q1 或类似产品等多通道 IC (PMIC)。
有关更多信息,请参阅入门套件 SK-AM62A-LP 或 AUDIO-AM62D-EVM 原理图。
或者,集成式电源架构可以基于 TPS65224-Q1 等 PMIC。
对于汽车功能安全用例,请将处理器的 MCU_I2C0 I2C 接口连接到 PMIC (TPS65224/2) I2C1。
在断电期间,建议 MCU_PORz 输入在电源开始斜降之前达到有效的逻辑低电平。基于 PMIC 的电源架构旨在(预期)监控(确保)所有电源轨是否已关闭并衰减到 300mV 以下,然后在任何处理器电源轨降至建议运行条件中定义的最小值以下时启动新的上电序列。
使用 非 TI PMIC 时,建议定制电路板设计人员查看相关的处理器配套资料,包括器件特定数据表和最大额定电流 应用手册,并遵循相关要求。建议查看器件特定数据表的建议运行条件、电源压摆率要求、MCU_PORz 输入 L->H 延迟(保持时间)(用于振荡器启动和稳定)要求、上电时序 及断电时序 部分,并确认所选的基于 PMIC 的电源架构符合上述要求和残余电压 (RV) 检查。
建议在上电期间将 MCU_PORz 输入(必需)保持为低电平(有效),直到所有处理器电源斜升并有效(稳定)加最短延迟 9.5ms(器件特定数据表中称为 9500000ns),以便内部振荡器启动并稳定(使用外部晶体加内部振荡器时,请参阅器件特定数据表)或 MCU_PORz 输入保持低电平(有效),直到所有处理器电源上升并有效,并且外部振荡器时钟输出稳定(当使用外部 LVCMOS 数字时钟源(振荡器)时),加上最小延迟 1.2μs(在数据手册中称为 1200ns)(请参阅器件特定数据手册)。
请参阅以下常见问题解答:
[常见问题解答] AM62A7/AM62A7-Q1/AM62A3/AM62A3-Q1/AM62A1-Q1/AM62D-Q1 设计建议/定制电路板硬件设计 – PMIC TPS6593 的常见问题