ZHCACH4D December 2024 – October 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
AM62Ax 或 AM62D-Q1 电源架构可以基于分立式直流/直流转换器和 LDO。
有关可用或推荐分立式电源架构的信息,请参阅 TI.com 上的器件特定(AM62A7/AM62A7-Q1/AM62A3/AM62A3-Q1/AM62A1-Q1 和 AM62D-Q1)产品页面。
处理器特定产品页面提供了有关可用电源架构的最新信息。
当实现定制(TI 或非 TI)分立式电源架构时,请在所有电源斜升后注意电源尺寸、电源时序、电源转换率和 MCU_PORz 输入 L->H 延迟(保持时间)(用于振荡器启动和稳定)要求,并根据器件特定数据表验证这些要求。
在断电期间,建议 MCU_PORz 输入在电源开始斜降之前达到有效的逻辑低电平。分立式电源架构预计设计为能够在电源轨降至建议运行条件中定义的最小值以下时,在启动新的上电序列之前关闭所有电源轨并监控电源轨衰减到 300mV 以下。
建议在上电期间将 MCU_PORz 输入(必需)保持为低电平(有效),直到所有处理器电源斜升并有效(稳定)加最短延迟 9.5ms(器件特定数据表中称为 9500000ns),以便内部振荡器启动并稳定(使用外部晶体加内部振荡器时,请参阅器件特定数据表)或 MCU_PORz 输入保持低电平(有效),直到所有处理器电源上升并有效,并且外部振荡器时钟输出稳定(当使用外部 LVCMOS 数字时钟源(振荡器)时),加上最小延迟 1.2μs(在数据手册中称为 1200ns)(请参阅器件特定数据手册)。
请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM62A/AM62D-Q1/AM62P/AM62L/AM64x/AM243x 设计建议/定制电路板硬件设计 — 与分立式电源架构相关的疑问