ZHCACH4D December 2024 – October 2025 AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1
该处理器系列支持单路摄像头串行接口 CSI-RX、CSI-2、CSIRX0,使用 D-PHY(DPHY、DPHY_RX)时支持 4 通道,并符合 MIPI CSI-2 v1.3 标准和 MIPI D-PHY 1.2 标准 (CSIRX0)。支持多达 4 通道(单通道/双通道/3 通道/4 通道)数据通道与 D-PHY (DPHY_RX) 连接。有关支持的最大数据速率,请参阅器件特定数据表特性一章中的带通道 D-PHY 的多媒体摄像头串行接口 (CSI-2) 接收器一节。
DPHY_RX (CSI-RX) 支持 1 个(单)时钟通道,所有数据通道的时钟频率均相同。帧速率由帧起始和帧结束信令决定,并允许每通道以不同的帧速率处理输入源。
如需连接未使用的 CSIRX0 信号(完整或部分),请参阅器件特定数据表的引脚连接要求一节。
有关 CSIRX0 的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM625SIP/AM625-Q1/AM62Ax/AM62Px 定制电路板硬件设计 – CSI-2 功能
常见问题解答包含允许的数据通道和时钟通道交换相关信息。
CSI_RX_IF 没有专用引脚。在器件层,视频输入来自 DPHY_RX。
有关更多信息,请参阅器件特定 TRM 中外设一章的摄像头串行接口接收器 (CSI_RX_IF) 和 MIPI D-PHY 接收器 (DPHY_RX) 部分。