ZHCACD6A February 2023 – December 2023 AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62P , AM62P-Q1
CK 和 ADDR_CTRL 网类别的布线方式相似,并且从处理器中的 DDR 控制器到 LPDDR4 SDRAM 进行偏差匹配,以保证在 SDRAM 上正确地对 ADDR_CTRL 信号进行采样。对待 CK0 网类别需要更加谨慎,因为它的运行转换速率更高并且采用差分形式。CK 和 ADDR_CTRL 拓扑是平衡“T”。
图 2-6 所示为 CK0 网类别的拓扑。图 2-7 和图 2-8 显示了相应 ADDR_CTRL_A 网类别的拓扑。请注意,组内的某些信号在存储器通道之间共享,而其他信号则专用于每个通道。表 2-6 详细介绍了布线段的偏差匹配要求。
建议在布线期间尽量减少层转换。如果必须进行层转换,则最好转换到使用相同参考平面的层。如果无法做到这一点,请确保附近有缝合过孔,以使返回电流在参考平面之间转换。目标是更大限度地减小返回电流路径的大小,从而尽量减小该路径中的电感。如果缺少这些缝合过孔,则会导致信号路径中的阻抗不连续,从而增加串扰和信号失真。
在 CK 和 ADDR_CTRL 组拓扑的网上不允许存在残桩或端接。所有测试和探头接入点必须排成一条直线,不得有任何分支或残桩。