NESA011B march   2023  – june 2023 MSPM0G1105 , MSPM0G1106 , MSPM0G1107 , MSPM0G1505 , MSPM0G1506 , MSPM0G1507 , MSPM0G3105 , MSPM0G3106 , MSPM0G3107 , MSPM0G3505 , MSPM0G3506 , MSPM0G3507

 

  1.   1
  2.   摘要
  3.   商標
  4. MSPM0G 硬體設計檢查清單
  5. MSPM0G 裝置中的電源供應器
    1. 2.1 數位電源供應
    2. 2.2 類比電源供應
    3. 2.3 內建電源供應器與電壓參考
    4. 2.4 電源供應器的建議去耦電路
  6. 重設和電源供應監控器
    1. 3.1 數位電源供應
    2. 3.2 電源供應監控器
  7. 時鐘系統
    1. 4.1 內部振盪器
    2. 4.2 外部振盪器
    3. 4.3 外部時鐘輸出 (CLK_OUT)
    4. 4.4 頻率時鐘計數器 (FCC)
  8. 偵錯器
    1. 5.1 偵錯埠針腳和針腳配置
    2. 5.2 具備標準 JTAG 連接器的偵錯埠連接
  9. 重要類比周邊設備
    1. 6.1 ADC 設計考量
    2. 6.2 OPA 設計考量
    3. 6.3 DAC 設計考量
    4. 6.4 COMP 設計考量
    5. 6.5 GPAMP 設計考量
  10. 主要數位周邊設備
    1. 7.1 計時器資源和設計考量
    2. 7.2 UART 和 LIN 資源與設計考量
    3. 7.3 MCAN 設計考量
    4. 7.4 I2C 及 SPI 設計考量
  11. GPIO
    1. 8.1 GPIO 輸出切換速度及負載電容
    2. 8.2 GPIO 電流汲極與源極
    3. 8.3 高速 GPIO (HSIO)
    4. 8.4 高驅動 GPIO (HDIO)
    5. 8.5 開汲極 GPIO 無需使用位準移位器即可實現 5-V 通訊
    6. 8.6 無需使用電平移位器即可與 1.8-V 裝置通訊
    7. 8.7 未使用的針腳連接
  12. 佈線圖指南
    1. 9.1 電源供應配置
    2. 9.2 接地佈線圖考量事項
    3. 9.3 佈線、導孔和其他 PCB 元件
    4. 9.4 如何選擇電路板層及建議的堆疊
  13. 10開機載入程式
    1. 10.1 開機載入程式簡介
    2. 10.2 開機載入程式硬體設計考量
      1. 10.2.1 實體通訊介面
      2. 10.2.2 硬體叫用
  14. 11參考
  15. 12修訂記錄

電源供應監控器

開機重設 (POR) 監控器

開機重設 (POR) 監控器可監控外部電源 (VDD),並宣告或取消宣告對 SYSCTL 的 POR 違反。在冷開機期間,裝置會保持 POR 狀態,直到 VDD 通過 POR+ 為止。VDD 通過 POR+ 後,便會釋放 POR 狀態,並啓動能隙參考和 BOR 監控電路。如果 VDD 降到 POR- 級以下,則會宣告 POR- 違反,裝置將再次處於 POR 重設狀態。

POR 監控器不會指示 VDD 已達到支援裝置正常運作的足夠電平。此為開機程序第一步,可用來判斷供應電壓是否足以為能隙參考和 BOR 電路供電,之後可用來判斷供應是否達到讓裝置正常運作的足夠電平。POR 監控器在所有電源模式 (包括關機) 下均處於啟用狀態,且無法停用。(POR 觸發波形如 圖 3-2 所示)。

電壓不足重設 (BOR) 監控器

電壓不足重設 (BOR) 監視器會監督外部電源 (VDD),並宣告或取消宣告對 SYSCTL 的 BOR 違反。BOR 電路的主要責任是確保外部供應電壓維持夠高,以讓內部電路 (包括核心穩壓器) 能夠正常運作。BOR 閾值參考源自內部能隙電路。閾值本身可編程,且永遠高於 POR 閾值。在冷啓動期間,能隙參考和 BOR 電路會在 VDD 通過 POR+ 閾值後啟動。裝置將保持在 BOR 狀態,直到 VDD 通過 BOR0+ 閾值。VDD 通過 BOR0+ 後,BOR 監控器便會釋放裝置以繼續開機程序,並啟動 PMU。(BOR 觸發波形如 圖 3-2 所示)。

供應變更期間的 POR 和 BOR 行爲

當電源電壓 (VDD) 降至 POR- 以下時,將會清除整個裝置狀態。VDD 中不會通過低於 BOR0- 閾值的微小變化不會導致 BOR- 違反,裝置將繼續運作。BOR 電路配置為產生中斷,而不是立即觸發 BOR 重設。

GUID-20210124-CA0I-TXCR-NBF8-2VMFJDZFSMZS-low.svg圖 3-2 POR 與 BOR 與電源電壓 (VDD)