ZHCSYT1A August 2025 – October 2025 TXE8116
PRODUCTION DATA
| 最小值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|
| SPI 总线 - 10MHz | |||||
| fSCLK | SPI 时钟频率;3.3V < VCC < 5.5V | 10 | MHz | ||
| tCSS | CS 到 SCLK 上升建立时间 | 50 | ns | ||
| tCSH | SCLK 下降至 CS 使无效保持时间 | 50 | ns | ||
| tCSD | CS 禁用时间 | 50 | ns | ||
| tDS | SDI 至 SCLK 设置时间 | 10 | ns | ||
| tDH | SDI 至 SCLK 保持时间 | 10 | ns | ||
| tLOW | SCLK 低电平时间 | 45 | ns | ||
| tHIGH | SCLK 高电平时间 | 45 | ns | ||
| tV (SDO) | SDO 有效时间 | 27 | ns | ||
| tDIS (SDO) | SDO 禁用时间 | 50 | ns | ||
| SPI 总线 - 5MHz | |||||
| fSCLK | SPI 时钟频率;1.65V < VCC < 5.5V | 5 | MHz | ||
| tCSS | CS 到 SCLK 上升建立时间 | 50 | ns | ||
| tCSH | SCLK 下降至 CS 使无效保持时间 | 100 | ns | ||
| tCSD | CS 禁用时间 | 100 | ns | ||
| tDS | SDI 至 SCLK 设置时间 | 10 | ns | ||
| tDH | SDI 至 SCLK 保持时间 | 10 | ns | ||
| tLOW | SCLK 低电平时间 | 90 | ns | ||
| tHIGH | SCLK 高电平时间 | 90 | ns | ||
| tV (SDO) | SDO 有效时间 | 54 | ns | ||
| tDIS (SDO) | SDO 禁用时间 | 100 | ns | ||