表 7-1 器件逻辑表(1)(2)(3)(4)(5)(6)(7)
| 输入 |
输出 |
| D0 |
D1 |
... |
D15 |
LE |
CLR |
SW0 |
SW1 |
... |
SW15 |
| 0 |
— |
... |
— |
L |
L |
OFF |
— |
... |
— |
| 1 |
— |
— |
L |
L |
ON |
— |
— |
| — |
0 |
— |
L |
L |
— |
OFF |
— |
| — |
1 |
— |
L |
L |
— |
ON |
— |
| — |
— |
— |
L |
L |
— |
— |
— |
| — |
— |
— |
L |
L |
— |
— |
— |
| — |
— |
0 |
L |
L |
— |
— |
OFF |
| — |
— |
1 |
L |
L |
— |
— |
ON |
| X |
X |
X |
X |
H |
L |
保持先前状态 |
| X |
X |
X |
X |
X |
H |
OFF |
OFF |
OFF |
OFF |
(1) 所有 16 个开关均独立运行。
(2) 串行数据在 CLK 信号的上升沿传入。数据在 DIN 引脚移入,最高有效位 (MSB) 优先。
(3) 开关将在 LE 引脚的上升沿保持其当前状态。当 LE 引脚为高电平时,移位寄存器的更新不再改变 16 个开关的状态,直至 LE 引脚再次变为低电平。当 LE 为低电平时,移位寄存器数据流经锁存器。
(4) 如果 LE 引脚为高电平,则移位寄存器时钟对开关状态没有影响。
(5) DOUT 是 16 位移位寄存器的数据输出引脚,用于以菊花链形式将多个多路复用器连接在一起。它是由 16 个时钟周期移位的 DIN 时钟数据。
(6) CLR 输入将覆盖所有其他输入。
(7) 当 LE = H 或 CLR = H 时,如果 CLK 引脚仍接收到有效时钟信号,则 DIN 仍将起作用并将数据输入至移位寄存器,DOUT 仍将输出移位寄存器上的内容。不过,当 LE = H 或 CLR = H 时,模拟开关的状态不再取决于移位寄存器的内容,而是根据此逻辑表获取状态。