ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
接收器模块在通过可编程延迟线路后连接到 FSI 时钟 (RXCLK) 和数据线路(RXD0 和 RXD1)。接收器内核会处理数据组帧、CRC 计算和与帧相关的错误检查。接收器位时钟和状态机由与器件系统时钟异步的 RXCLK 输入运行。
接收器控制寄存器可让 CPU(或 CLA)对 FSIRX 的运行进行编程、控制和监控。CPU、CLA 和 DMA 均可访问接收数据缓冲器。
接收器内核具有以下特性:
图 7-69 所示为 FSIRX CPU 接口。图 7-70 提供了 FSIRX 中存在的内部模块的简要概览。图中并未显示所有数据路径和内部连接。