ZHCSYZ0 September   2025 TMF0064

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 功能测试
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 64768 位 FRAM
      2. 6.3.2 FRAM 状态存储器
      3. 6.3.3 地址寄存器和传输状态
      4. 6.3.4 将数据写入 FRAM
      5. 6.3.5 TMF0064 器件 ID
      6. 6.3.6 总线端接
    4. 6.4 器件功能模式
      1. 6.4.1 功能测试的测试程序
        1. 6.4.1.1 多目标配置
    5. 6.5 编程
      1. 6.5.1 串行通信
      2. 6.5.2 初始化
      3. 6.5.3 ROM 命令
        1. 6.5.3.1 读取 ROM 命令 [33h]
        2. 6.5.3.2 匹配 ROM 命令 [55h]
        3. 6.5.3.3 跳过 ROM 命令 [CCh]
        4. 6.5.3.4 搜索 ROM 命令 [F0h]
        5. 6.5.3.5 恢复命令 [A5h]
        6. 6.5.3.6 超速跳过 ROM 命令 [3Ch]
        7. 6.5.3.7 超速匹配 ROM 命令 [69h]
      4. 6.5.4 存储器功能命令
        1. 6.5.4.1 写入暂存区命令 [0Fh]
        2. 6.5.4.2 读取暂存区命令 [AAh]
        3. 6.5.4.3 复制暂存区 [55h]
        4. 6.5.4.4 读取存储器 [F0h]
        5. 6.5.4.5 扩展读取存储器 [A5h]
        6. 6.5.4.6 存储器命令流程图
      5. 6.5.5 SDQ 信令
        1. 6.5.5.1 复位和存在脉冲
        2. 6.5.5.2 写入读取时隙
      6. 6.5.6 空闲
      7. 6.5.7 CRC 生成
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1. 10.1 封装信息
    2. 10.2 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)

时序要求

最小值和最大值规格的适用范围为 -10°C 的 TA 至 85°C。典型值规格的适用条件为 25°C 且 VPUP = 3.3V 和 5V(除非另有说明)。
最小值 标称值 最大值 单位
I/O 引脚:一般数据
tSTARTUP 启动时间 在器件使用存在脉冲响应之前 SDQ 必须为高电平的最短时间 10 ms
tREC 恢复时间 标准速度(1)(2) 5 µs
超速(1)(2) 5 µs
tREH 上升沿延迟时间 标准速度(1)(2) 0.5 5 µs
tSLOT 时隙持续时间 标准速度(3) 65 µs
超速(3) 11 µs
I/O 引脚:单线复位、存在检测周期
tRSTL 复位低电平时间 标准速度 480 550 µs
超速 48 80 µs
tPDH 存在检测高电平脉冲 标准速度 15 60 µs
超速 2 6 µs
tPDL 存在检测低电平时间 标准速度 60 240 µs
超速 8 24 µs
tPDS 存在检测采样时间(4)(5) 标准速度 60 70 75 µs
超速 6 8.7 10 µs
IO 引脚:单线写入
tW0L 写入“0”低电平时间 标准速度(6) 60 120 µs
超速(6)

5

15.5 µs
tW1L 写入“1”低电平时间 标准速度(6) 1 15 µs
超速(6) 1 2 µs
IO 引脚:单线读取
tRL 读取低电平时间 标准速度(2)(7) 5 15 - tRC µs
超速(2)(7) 1 2 - tRC µs
tRDS 读取采样时间(8) 标准速度(2)(7) tRL + tRC 15 µs
超速(2)(7) tRL + tRC 3 µs
FRAM
NCY 写入/擦除周期(耐写次数)(2) 1 百万 周期
tPROG 编程时间(2) 对于所有 63.25Kb 存储器 1 ms
tDR 数据保留(9) 70°C 时 10
在主机将 SDQ 驱动至逻辑 0 电平时,确保 SDQ 上的电压始终小于或等于 VILMAX
只由设计、特性分析或仿真指定。未经生产测试。
定义了比特率的最大可能值。
如果存在 TMF0064,则在 tRSTL 之后的时间间隔内,总线主机可读取 SDQ 上的逻辑 0。存在检测脉冲可以在此时间间隔之外,但会在上电后 2ms 内完成。这种行为解决了单线器件长时间断电(总线低电平)的情况。然后,施加总线电源。允许器件发生故障,并生成一个违反存在时序规格的存在脉冲。然而,异常情况通常会在 10ms 内解决。
系统要求。
图 6-18图 6-19 中的 tε 表示上拉电路将 SDQ 引脚上的电压从 VIL 提高到 VTH 所需的时间。因此,主机将线路拉至低电平的实际最大持续时间分别为 tW1LMAX + tF – tε 和 tW0LMAX + tF – tε
图 6-20 中的 tRC 表示上拉电路将 SDQ 引脚的电压从 VIL 提高到主机器件输入高电平阈值所需的时间。因此,主机将线路拉至低电平的实际最大持续时间为 tRLMAX + tF
指在前一个上升沿达到 VTH 后,能够识别负边沿的最短时间。
数据保留时间随着 TA 增加而降低。不建议在高温下长期贮存。