ZHCSMZ5E April   2020  – February 2026 TLV841

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 时序图
    8. 6.8 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 输入电压 (VDD)
        1. 7.3.1.1 VDD 迟滞
        2. 7.3.1.2 VDD 瞬态抗扰度
      2. 7.3.2 SENSE 输入 (TLV841S)
        1. 7.3.2.1 SENSE 迟滞
        2. 7.3.2.2 抗SENSE引脚电压瞬态干扰
      3. 7.3.3 仅适用于 TLV841C 的用户可编程复位延时时间
      4. 7.3.4 仅适用于 TLV841M 的手动复位 (MR) 输入
      5. 7.3.5 输出逻辑
        1. 7.3.5.1 RESET 输出,低电平有效
        2. 7.3.5.2 RESET 输出,高电平有效
    4. 7.4 器件功能模式
      1. 7.4.1 正常运行 (VDD > VPOR)
      2. 7.4.2 低于上电复位 (VDD < VPOR)
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计 1:具有按钮功能的可调电压监控器
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用曲线:TLV841EVM
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件命名规则
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

RESET 输出,低电平有效

RESET(低电平有效)适用于 TLV841xxDL(开漏)和 TLV841xxPL(推挽),因此器件名称中包含“L”。只要 VDD/SENSE 高于负阈值 (VIT-) 且 MR 引脚悬空或高于 VMR_HRESET 就会保持高电平(置为无效)。如果 VDD/SENSE 降至低于负阈值 (VIT-) 或 MR 驱动为低电平,则 RESET 置为有效。

MR 再次处于逻辑高电平或悬空且 VDD/SENSE 上升至高于 VIT+ (VIT- + VHYS) 时,延迟电路将在指定的复位延时时间 (tD) 内使 RESET 保持低电平。经过复位延时时间后,RESET 引脚会恢复为逻辑高电平电压 VOH

TLV841xxDL(开漏)版本在器件名称中以“D”表示,需要一个外部上拉电阻器将 RESET 引脚保持在高电平。将外部上拉电阻器连接到所需的上拉电压源,RESET 可上拉至最高 5.5V 的任何电压,而与 VDD 电压无关。为了确保适当的电压电平,在选择外部上拉电阻值时要考虑一些因素。外部上拉电阻值由实际 VOL、输出容性负载和输出漏电流 (Ilkg(OD)) 决定。

推挽型号 (TLV841xxPL) 在器件名称中用“P”表示,不需要外部上拉电阻器