ZHCSYG5F November   1983  – June 2025 TLC372

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 说明
  4. 器件比较表
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 建议运行条件
    3. 5.3 电气特性
    4. 5.4 开关特性
    5. 5.5 电气特性
  7. 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
    4. 7.4 器件功能模式
      1. 7.4.1 输入
      2. 7.4.2 ESD 保护
      3. 7.4.3 未使用的输入
      4. 7.4.4 开漏输出
      5. 7.4.5 迟滞
        1. 7.4.5.1 具有迟滞功能的反相比较器
        2. 7.4.5.2 具有迟滞功能的同相比较器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 基本的比较器定义
        1. 8.1.1.1 运行
        2. 8.1.1.2 传播延迟
        3. 8.1.1.3 过驱动和欠驱动电压
    2. 8.2 典型应用
      1. 8.2.1 窗口比较器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

开漏输出

TLC3x2 具有一个仅灌入的漏极开路(通常也被称为集电极开路)输出级,可将输出逻辑电平上拉至一个外部电压(0V 至 16V),而不受比较器电源电压 (VDD) 的影响。该开漏输出允许对多个开漏输出进行逻辑或运算和逻辑电平转换。TI 建议将上拉电阻器电流设置为 100uA 至 1mA。较低的上拉电阻值有助于增加上升沿的上升时间,但代价是会增加 VOL 和功率耗散。上升时间将取决于总上拉电阻和总负载电容的时间常数。较大的上拉电阻值 (>1MΩ) 由于输出 RC 时间常数而产生指数上升沿,并增加上升时间。

直接将输出短接至 VDD 会导致热失控,并最终在高上拉电压 (>12V) 下摧毁器件。如果可能发生输出短路,建议使用一个串联限流电阻器来限制功率耗散。

未使用的漏极开路输出可保持悬空,如果不允许使用悬空引脚,也可以连接到 GND 引脚。