ZHCSIQ4D September   2018  – December 2022 OPA2828 , OPA828

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  7. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  相位反转保护
      2. 7.3.2  电过应力
      3. 7.3.3  多路复用器友好型输入
      4. 7.3.4  过载功率限制器
      5. 7.3.5  噪声性能
        1. 7.3.5.1 低噪声
      6. 7.3.6  容性负载和稳定性
      7. 7.3.7  稳定时间
      8. 7.3.8  压摆率
      9. 7.3.9  全功率带宽
      10. 7.3.10 小信号响应
      11. 7.3.11 热关断
      12. 7.3.12 低失调电压温漂
      13. 7.3.13 过载恢复
    4. 7.4 器件功能模式
  8. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 SAR ADC 驱动器
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
        3. 8.2.1.3 应用曲线
      2. 8.2.2 低通滤波器
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
        3. 8.2.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
        1. 8.4.1.1 散热注意事项
        2. 8.4.1.2 PowerPAD™ 设计注意事项(仅限 DGN 封装)
      2. 8.4.2 布局示例
  9. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 开发支持
        1. 9.1.1.1 PSpice® for TI
        2. 9.1.1.2 滤波器设计工具
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  10. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

为了实现器件的卓越运行性能,请使用良好的印刷电路板 (PCB) 布局布线实践,包括以下指导原则:

  • 噪声可以通过整个电路的电源引脚,尤其是运算放大器的电源引脚传入模拟电路。通过使用旁路电容器提供模拟电路的本地低阻抗电源,可减少耦合噪声。
  • 在每个电源引脚和接地端之间连接低 ESR 0.1µF 陶瓷旁路电容器,放置位置尽量靠近器件。从 V+ 到接地端之间的单个旁路电容适用于单电源应用。
  • 将电路中的模拟部分和数字部分单独接地是最简单最有效的噪声抑制方法之一。通常将多层 PCB 中的一层或多层专门作为接地层。接地层有助于散热和减少电磁干扰 (EMI) 噪声拾取。确保对数字接地和模拟接地进行物理隔离,同时应注意接地电流的流动。
  • 为了减少寄生耦合,请让输入走线尽可能远离电源或输出走线。如果这些走线不能保持分离,则敏感走线与有噪声走线垂直相交比平行更好。
  • 外部组件的位置应尽量靠近器件。
  • 尽可能缩短输入走线的长度。切记:输入走线是电路中最敏感的部分。
  • 考虑在关键走线周围设定驱动型低阻抗保护环。保护环可显著减少附近走线在不同电势下产生的漏电流。
  • 在组装 PCB 板之后对其进行清洁,以获得最佳性能。
  • 任何精密集成电路都可能因湿气渗入塑料封装中而出现性能变化。在执行任何 PCB 水清洁流程之后,将 PCB 组件烘干,以去除清洁时渗入器件封装中的湿气。大多数情形下,清洗后在 85°C 下低温烘干 30 分钟即可。