11 修订历史记录
Date Letter Revision History Changes Intro HTML* (September 2022)to RevisionA (February 2025)
- 更新了整个文档中的表格、图和交叉参考的编号格式Go
- 通篇将输出格式类型从 LVPECL 更正为 AC-LVPECLGo
- 向特性部分添加了 4MHz HPF 时的典型 RMS 抖动Go
- 更新了整个文档中的表格、图以及交叉引用的编号和格式Go
- 阐明了说明部分Go
- 添加了器件比较部分Go
- 阐明了 VDD 和 VDDO 电源引脚要求Go
- 将建议的 CAP_DIG 电容器大小从 100nF 更改为 10µFGo
- 通篇将“APLL3”重命名为“BAW APLL”Go
- 阐明了绝对最大额定值表中的脚注 1Go
- 在 ESD 等级表中将 CDM 参数从“JEDEC”更改为“AINSI/ESDA/JEDEC”Go
- 向建议运行条件中添加了运行环境温度Go
- 更正了热性能信息表中的超链接Go
- 更新了电气特性表中的测试条件Go
- 更新了概述 部分Go
- 更新了功能方框图
Go
- 更新了 PLL 架构概述部分Go
- 更新了 DPLL 部分Go
- 更新了独立 DPLL 运行模式部分Go
- 更新了级联 DPLL 运行模式部分Go
- 更新了APLL 与 DPLL 级联部分Go
- 在参考输入缓冲器模式表中添加了磁滞和寄存器信息Go
- 向时钟输入连接和端接部分添加了交流耦合差动基准图Go
- 更新了时钟输入连接和端接部分中的 LVCMOS 图Go
- 更新了 XO 输入监控部分Go
- 更新了APLL XO 基准 (R) 分频器部分Go
- 向模拟环路滤波器部分添加了默认 APLL 环路滤波器和环路带宽表Go
- 添加了输出源多路复用器部分Go
- 更新了输出通道多路复用器部分Go
- 更新,已将 SYSREF/1PPS 输出复制合并到 SYSREF/1PPS 输出部分Go
- 将时钟输出 (OUTx_P/ N) 标题更改成了时钟输出驱动器,并重新排列了文本Go
- 在差动输出部分中阐明了差动输出格式并添加了表Go
- 阐明了 LVCMOS 输出部分Go
- 更新了零延迟模式 (ZDM) 部分Go
- 添加了 DPLL 可编程相位延迟部分Go
- 更新了器件上电复位 (POR) 部分Go
- 更新了 PLL 启动序列部分Go
- 添加了寄存器配置的启动选项部分Go
- 添加了 GPIO1 和 SCS_ADD 功能部分Go
- 在 ROM 页面选择部分添加了 ROM 详细描述表Go
- 添加了 ROM 详细说明部分Go
- 添加了内存概述部分Go
- 添加了通过 TICS Pro 进行编程部分Go
- 更新了通用寄存器编程序列部分Go
- 添加了对 EEPROM 进行编程的步骤部分Go
- 添加了 SRAM 编程方法概述部分Go
- 添加了使用寄存器提交方法进行 EEPROM 编程部分Go
- 添加了使用直接写入方法或混合方法进行 EEPROM 编程部分Go
- 添加了 I2C 地址和 EEPROM 修订版本号的五个 MSB 部分Go
- 向应用曲线部分添加了输出相位噪声曲线摘要表Go