ZHCSX17A September   2024  – May 2025 LM65625-Q1 , LM65635-Q1 , LM65645-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 输出电压选择
      2. 7.3.2 EN 引脚和 VIN UVLO 用途
      3. 7.3.3 模式选择
        1. 7.3.3.1 MODE/SYNC 引脚用于同步
        2. 7.3.3.2 时钟锁定
      4. 7.3.4 可调开关频率
      5. 7.3.5 双随机展频 (DRSS)
      6. 7.3.6 内部 LDO、VCC UVLO 和 BIAS 输入
      7. 7.3.7 自举电压(BST 引脚)
      8. 7.3.8 软启动和从压降中恢复
      9. 7.3.9 安全功能
        1. 7.3.9.1 电源正常监视器
        2. 7.3.9.2 过流和短路保护
        3. 7.3.9.3 断续
        4. 7.3.9.4 热关断
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 工作模式
        1. 7.4.2.1 峰值电流模式运行
        2. 7.4.2.2 自动模式运行
          1. 7.4.2.2.1 二极管仿真
        3. 7.4.2.3 FPWM 模式运行
        4. 7.4.2.4 压降
        5. 7.4.2.5 从压降中恢复
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 使用 WEBENCH® 工具创建定制设计方案
        2. 8.2.2.2 选择开关频率
        3. 8.2.2.3 可调节或固定输出电压模式的 FB
        4. 8.2.2.4 电感器选型
        5. 8.2.2.5 输出电容器选型
        6. 8.2.2.6 输入电容器选型
        7. 8.2.2.7 CBOOT
        8. 8.2.2.8 外部 UVLO
        9. 8.2.2.9 最高环境温度
      3. 8.2.3 应用曲线
    3. 8.3 最佳设计实践
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 接地及散热注意事项
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 开发支持
        1. 9.1.2.1 使用 WEBENCH® 工具创建定制设计方案
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源正常监视器

LM656x5-Q1 包含电源正常功能,可简化系统中的电源时序和监控。电源正常功能可用于实现由 LM656x5-Q1 供电的下游电路、控制下游保护电路(如负载开关)或开启定序电源。该功能使用窗口比较器通过 FB 引脚监测输出电压,以实现可调的 VOUT 配置,并通过 BIAS 引脚实现固定的 VOUT 配置。当输出电压处于稳压状态时,电源正常输出 (PG) 会切换至高阻抗开漏状态。当输出电压超出设定电压的 ±5% 范围时,PG 引脚被驱动为低电平 (< VOL(PG)),警告系统输出过压或欠压情况。PG 下降沿上的 114µs 抗尖峰脉冲滤波器可防止瞬变期间电源正常信号的误跳闸。当输出电压返回到调节窗口内时,PG 上升沿上的 2ms 滤波器可为下游元件提供额外的处理时间。

TI 建议 PG 引脚与相关逻辑轨之间的 100kΩ 上拉电阻不大于 30V。软启动期间以及 LM656x5-Q1 被禁用时,PG 会置为低电平。