ZHCSLU2D December 2021 – October 2025 LM63440-Q1 , LM63460-Q1
PRODUCTION DATA
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| CBOOT | 1 | P | 高侧驱动程序电源导轨。在 SW 和 CBOOT 间连接一个 100nF 电容器。内部自举二极管连接到 VCC,并在 SW 为低电平时允许自举电容器充电。 |
| NC | 2 | — | 无内部连接 |
| BIAS | 3 | P | 内部 LDO 输入。连接到输出电压点以提高效率。将一个可选的优质 0.1µF 至 1µF 电容器从该引脚连接到 GND,以提高防噪性能。如果输出电压高于 12V,则将 BIAS 连接至 GND。 |
| VCC | 4 | O | 内部 LDO 输出。VCC 为内部控制电路供电。不要连接至任何外部负载。在 VCC 和 GND 之间连接一个 1µF 优质电容器。 |
| FB | 5 | I | 内部控制环路的输出电压反馈输入。连接到输出电压检测点,以提供 3.3V 或 5V 固定输出电压设置。连接到反馈分压器抽头点以设置可调输出电压。请勿悬空或连接至 GND。 |
| PGOOD | 6 | O | 漏极开路电源正常状态指示器输出。通过限流电阻器将 PGOOD 上拉至合适的电压电源。高电平 = 电源正常,低电平 = 故障。当 EN = 低电平且 VIN > 1V 时,PGOOD 输出变为低电平。 |
| RT | 7 | I/O | 将一个电阻从 RT 引脚连接至 GND,电阻值在 5.76kΩ 至 66.5kΩ 之间,以将开关频率设置在 200kHz 至 2.2MHz 之间。请勿悬空或直接连接至 GND。 |
| EN/SYNC | 8 | I | 精密使能输入。高电平 = 开启,低电平 = 关闭。可以将 EN/SYNC 连接至 VIN。精密使能允许将该引脚用作可调节输入电压 UVLO。请参阅 精密使能和输入电压 UVLO (EN)。不能悬空。EN/SYNC 还用作同步输入引脚,在外部时钟信号的上升沿触发。使用电容器将时钟信号交流耦合到 EN/SYNC。当与外部时钟同步时,转换器将在 FPWM 模式下运行,并禁用 PFM 轻负载模式。请参阅 节 7.3.5。 |
| NC | 9 | — | 无内部连接 |
| VIN2 | 10 | P | 转换器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND2。必须为 VIN1 提供低阻抗连接。 |
| NC | 11 | — | 无内部连接 |
| PGND2 | 12 | G | 内部低侧 MOSFET 的电源接地连接。连接到系统地。必须为 PGND1 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN2。 |
| NC | 13 | — | 无内部连接 |
| SW1 | 14 | P | 转换器的开关节点。连接到输出电感器。 |
| SW2 | 15 | ||
| SW3 | 16 | ||
| NC | 17 | — | 无内部连接 |
| PGND1 | 18 | G | 内部低侧 MOSFET 的电源地。连接到系统地。必须为 PGND2 提供低阻抗连接。将一个或多个优质旁路电容器从该引脚连接到 VIN1。 |
| NC | 19 | — | 无内部连接 |
| VIN1 | 20 | P | 转换器的输入电源。将一个或多个优质旁路电容器从该引脚连接到 PGND1。必须为 VIN2 提供低阻抗连接。 |
| NC | 21 | — | 无内部连接 |
| SW4 | 22 | P | 转换器的开关节点。连接到自举电容器。 |
| GND | – | G | 封装的外露焊盘内部连接到接地端。外露焊盘必须使用多个散热过孔连接到 PCB 内层系统接地平面,以降低热阻抗。请参阅布局指南。 |