ZHCSQ53C November   2021  – January 2023 ISOUSB211

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 引脚配置和功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议工作条件
    4. 6.4  热性能信息
    5. 6.5  额定功率
    6. 6.6  绝缘规格
    7. 6.7  安全相关认证
    8. 6.8  安全限值
    9. 6.9  电气特性
    10. 6.10 开关特性
    11. 6.11 绝缘特性曲线
    12. 6.12 典型特性
  7. 参数测量信息
    1. 7.1 测试电路
  8. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1  电源选项
      2. 8.3.2  上电
      3. 8.3.3  对称操作、双角色端口和角色交换
      4. 8.3.4  连接和速度检测
      5. 8.3.5  断开检测
      6. 8.3.6  复位
      7. 8.3.7  LS/FS 消息流量
      8. 8.3.8  HS 消息流量
      9. 8.3.9  均衡和预加重
      10. 8.3.10 L2 电源管理状态(暂停)和恢复
      11. 8.3.11 L1 电源管理状态(睡眠)和恢复
      12. 8.3.12 HS 测试模式支持
      13. 8.3.13 CDP 广播
    4. 8.4 器件功能模式
  9. 电源相关建议
  10. 10应用和实现
    1. 10.1 典型应用
      1. 10.1.1 隔离式主机或集线器
      2. 10.1.2 隔离式外设 - 自供电
      3. 10.1.3 隔离式外设 - 总线供电
      4. 10.1.4 应用曲线
        1. 10.1.4.1 绝缘寿命
    2. 10.2 符合 USB2.0 HS 眼图规范
    3. 10.3 散热注意事项
      1. 10.3.1 VBUS/V3P3V 电源
      2. 10.3.2 VCCx/V1P8Vx 电源
      3. 10.3.3 示例配置 1
      4. 10.3.4 示例配置 2
      5. 10.3.5 示例配置 3
  11. 11布局
    1. 11.1 布局指南
      1. 11.1.1 布局示例
      2. 11.1.2 PCB 材料
  12. 12器件和文档支持
    1. 12.1 文档支持
      1. 12.1.1 相关文档
    2. 12.2 接收文档更新通知
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 术语表
  13. 13机械、封装和可订购信息
    1. 13.1 卷带封装信息

封装选项

机械数据 (封装 | 引脚)
  • DP|28
散热焊盘机械数据 (封装 | 引脚)
订购信息

电气特性

在建议的工作条件下测得(除非另有说明)。所有典型值都是 TA = 25°C、VBUSx = 5V、V3P3Vx = 3.3V、V1P8Vx = 1.8V 条件下的典型值。
参数 测试条件 最小值 典型值 最大值 单位
电源特性
IVBUSx 或 IV3P3Vx VBUS 或 V3P3V 电流消耗 - 高速 (HS) 模式 接收侧 HS 有效(240MHz 信号速率)、EQxx = 00、RL = 45Ω 接地(D+ 和 D- 上) 10.5 13.5 mA
发送侧 HS 有效(240MHz 信号速率)、EQxx = 00、RL= 45Ω 接地(D+ 和 D- 上) 10.5 13.5 mA
HS 空闲状态、EQxx = 00、RL= 45Ω 接地(D+ 和 D- 上) 10.5 13.5 mA
IVBUSx 或 IV3P3Vx VBUS 或 V3P3V 电流消耗 - 全速 (FS) 和低速 (LS) 模式 接收侧 FS 有效(6MHz 信号速率),图 7-9,CL= 50pF 12 15.3 mA
发送侧 FS 有效(6MHz 信号速率),图 7-9,CL= 50pF 9.5 13 mA
接收侧 LS 有效(750kHz 信号速率),图 7-10,CL= 450pF 11 13.5 mA
发送侧 LS 有效(750kHz 信号速率),图 7-10,CL= 450pF 9.5 13 mA
FS/LS 空闲状态(US 侧或 DS 侧) 7.4 11 mA
IVBUSx 或 IV3P3Vx VBUS 或 V3P3V 电流消耗 - L1 睡眠模式 上行侧 7.5 9.8 mA
下行侧 7.3 9.5 mA
IVBUSx 或 IV3P3Vx VBUS 或 V3P3V 电流消耗 - L2 暂停模式 上行侧 1.07 1.55 mA
下行侧 5.6 7.5 mA
IVBUSx 或 IV3P3Vx VBUS 或 V3P3V 电流消耗 - 未连接 上行侧 6.2 8.5 mA
下行侧 6.2 8.9 mA
IVCCx 或 IV1P8Vx IVCCx 或 IV1P8Vx 电流消耗 - 高速 (HS) 模式 接收侧 HS 有效(240MHz 信号速率)、EQxx = 00、RL = 45Ω 接地(D+ 和 D- 上) 80 96 mA
发送侧 HS 有效(240MHz 信号速率)、EQxx = 00、RL = 45Ω 接地(D+ 和 D- 上) 85 96 mA
HS 空闲状态、EQxx = 00、RL = 45Ω 接地(D+ 和 D- 上)。 77 90 mA
IVCCx 或 IV1P8Vx IVCCx 或 IV1P8Vx 电流消耗 - 全速 (FS) 和低速 (LS) 模式 接收侧 FS 有效(6MHz 信号速率),图 7-9,CL= 50pF 0.4 0.55 mA
发送侧 FS 有效(6MHz 信号速率),图 7-9,CL= 50pF 0.4 0.55 mA
接收侧 LS 有效(750kHz 信号速率),图 7-10,CL = 450pF 0.4 0.55 mA
发送侧 LS 有效(750kHz 信号速率),图 7-10,CL = 450pF 0.4 0.55 mA
FS/LS 空闲状态 0.4 0.55 mA
IVCCx 或 IV1P8Vx IVCCx 或 IV1P8Vx 电流消耗 - L1 睡眠模式 上行侧 0.4 0.55 mA
下行侧 0.4 0.55 mA
IVCCx 或 IV1P8Vx IVCCx 或 IV1P8Vx 电流消耗 - L2 暂停模式 上行侧 0.4 0.55 mA
下行侧 0.4 0.55 mA
IVCCx 或 IV1P8Vx IVCCx 或 IV1P8Vx 电流消耗 - 未连接 上行侧 0.4 0.55 mA
下行侧 0.4 0.55 mA
UV+(VBUSx) (1) 电源电压升高时的欠压阈值,VBUS 4.0 V
UV-(VBUSx) (1) 电源电压下降时的欠压阈值,VBUS 3.6 V
UVHYS(VBUSx) (1) 欠压阈值迟滞,VBUS 0.08 V
UV+(V3P3Vx) 电源电压升高时的欠压阈值,V3P3V  2.95 V
UV-(V3P3Vx) 电源电压下降时的欠压阈值,V3P3V  1.95 V
UVHYS(V3P3Vx) 欠压阈值迟滞,V3P3V  0.11 V
UV+(VCCx) (2) 电源电压升高时的欠压阈值,VCC  2.35 V
UV-(VCCx) (2) 电源电压下降时的欠压阈值,VCC  2 V
UVHYS(VCCx) (2) 欠压阈值迟滞,VCC  0.05 V
UV+(V1P8Vx) 电源电压升高时的欠压阈值,V1P8V  1.66 V
UV-(V1P8Vx) 电源电压下降时的欠压阈值,V1P8V  1.25 V
UVHYS(V1P8Vx) 欠压阈值迟滞,V1P8V  0.05 V
数字输入
VIH 高电平输入电压 0.7 x V3PV3x V
VIL 低电平输入电压 0.3 x V3PV3x V
VIHYS 输入转换阈值迟滞 0.3 V
IIH 高电平输入电流 1 µA
IIL 低电平输入电流 10 µA
数字输出(V1OK、V2OK)
VOH 高电平输出电压 IO = -3mA(对于 3.0V ≤ V3P3Vx ≤ 3.6V) V3P3Vx - 0.2 V
VOL 低电平输出电压 IO = 3mA(对于 3.0V ≤ V3P3Vx ≤ 3.6V) 0.2 V
UDx、DDx、输入电容和端接
ZINP_xDx 接地阻抗,无上拉/下拉 Vin=3.6V,V3P3Vx=3.0V,TJ < 125℃,USB 2.0 规范第 7.1.6 节 300 kΩ
CIO_xDx 接地电容 在 240MHz 且驱动器为高阻态时使用 VNA 测得 10 pF
RPUI 上行端口上的总线上拉电阻(空闲) USB 2.0 规范第 7.1.5 节 0.9 1.1 1.575 kΩ
RPUR 上行端口上的总线上拉电阻(接收) USB 2.0 规范第 7.1.5 节 1.5 2.2 3 kΩ
RPD 下行端口上的总线下拉电阻 USB 2.0 规范第 7.1.5 节 14.25 19 24.8 kΩ
VTERM 上行端口上拉电阻的端接电压 (RPU) USB 2.0 规范第 7.1.5 节,在断开外部负载且上行端口上启用上拉电阻的情况下在 D+ 或 D- 上测得。 3 3.6 V
VHSTERM 高速端接电压 USB 2.0 规范第 7.1.6.2 节,高速空闲状态下的输出电压 -10 10 mV
ZHSTERM 驱动器输出电阻(也用作高速端接) (VOH= 0mV 到 600mV)USB 2.0 规范第 7.1.1.1 节和图 7-5。 40.5 45 49.5
UDX、DDx、输入电平 LS/FS
VIH 高电平(驱动) USB 2.0 规范第 7.1.4 节(在连接器处测量) 2 V
VIHZ 高电平(悬空) USB 2.0 规范第 7.1.4 节(主机下行端口下拉电阻启用,器件被上拉到 3.0V 至 3.6V)。 2.7 3.6 V
VIL USB 2.0 规范第 7.1.4 节 0.8 V
VDI 差分输入灵敏度 |(xD+)-(xD-)|;USB 2.0 规范图 7-19;(在连接器处测量) 0.2 V
VCM 共模范围 包括 VDI 范围;USB 2.0 规范图 7-19;(在连接器处测量) 0.8 2.5 V
UDX、DDx、输出电平 LS/FS
VOL USB 2.0 规范第 7.1.1 节,(在 RL 为 0.9kΩ 且连接到 3.6V 的连接器处测量。) 0 0.3 V
VOH 高电平(驱动) USB 2.0 规范第 7.1.1 节(在 RL 为 14.25kΩ 且接地的连接器处测量。) 2.8 3.6 V
VOSE1 SE1 USB 2.0 规范第 7.1.1 节 0.8 V
ZFSTERM 驱动器串联输出电阻 USB 2.0 规范第 7.1.1 节和图 7-4,在 VOL 或 VOH 期间测得 28 44
VCRS 输出信号交叉电压 根据 USB 2.0 规范第 7.1.1 节的图 7-8、7-9 和 7-10 测量;不包括从空闲状态的第一次转换 1.3 2 V
UDX、DDx、输入电平 HS
VHSSQ 高速静噪/无静噪检测阈值 USB 2.0 规范第 7.1.7.2 节(规格是指峰值差分信号振幅),在 240MHz 且振幅增大、VCM=-50mV 至 500mV 的条件下测得 100 116 150 mV
VHSDSC 高速断开检测阈值 HSDC 典型值 USB 2.0 规范第 7.1.7.2 节(规格是指差分信号振幅)。VCM = -50mV 至 500mV 525 575 625 mV
VCHIRP_TH 线性调频脉冲检测阈值 线性调频脉冲检测阈值(以峰值差分信号振幅衡量)。VCM = -50mV 至 500mV 70 215 365 mV
VHSRX 高速差分输入信号电平数据灵敏度 240MHz 时的峰峰值 100 mV
VHSCM 高速数据信号共模电压范围(接收器指南) USB 2.0 规范第 7.1.4.2 节,接收器应该能够在这个共模范围内进行接收 -50 200 500 mV
UDx、DDx、输出电平 HS
VHSOH 高速数据信号高电平 USB 2.0 规范第 7.1.7.2 节,根据 USB 2.0 测试测量规范测得的单端峰值电压,EQxx = 00,测试负载是 D+ 和 D- 上的理想 45Ω 接地电阻 360 400 440 mV
VHSOL 高速数据信号低电平 USB 2.0 规范第 7.1.7.2 节,根据 USB 2.0 测试测量规范测得的单端峰值电压,EQxx = 00,测试负载是 D+ 和 D- 上的理想 45Ω 接地电阻。 -10 10 mV
VHSOI 高速数据信号空闲、驱动器关闭且端接打开(测量的单端) USB 2.0 规范第 7.1.7.2 节,PE 禁用,测试负载是 D+ 和 D- 上的理想 45Ω 接地电阻。 -10 10 mV
VCHIRPJ 线性调频脉冲 J 电平(差分电压) USB 2.0 规范第 7.1.7.2 节,EQxx = 00,测试负载是 D+ 和 D- 上的理想 45Ω 接地电阻,D+ 上存在 2.2kΩ 上拉电阻并连接到 3.3V。 700 850 1100 mV
VCHIRPK 线性调频脉冲 K 电平(差分电压) USB 2.0 规范第 7.1.7.2 节,EQxx = 00,测试负载是 D+ 和 D- 上的理想 45Ω 接地电阻,D+ 上存在 2.2kΩ 上拉电阻并连接到 3.3V。 -900 -750 –500 mV
U2_TXCM 高速 TX 直流共模 测试负载是 D+ 和 D- 上的理想 45Ω 接地电阻。 -50 200 500 mV
均衡和预加重
EQHS 高速 RX 均衡 EQ1=低电平,EQ0=低电平,240MHz -0.24 0.46 0.75 dB
EQHS 高速 RX 均衡 EQ1=低电平,EQ0=悬空,240MHz 0.27 0.98 1.5 dB
EQHS 高速 RX 均衡 EQ1=低电平,EQ0=高电平,240MHz 0.70 1.50 2.2 dB
EQHS 高速 RX 均衡 EQ1=悬空,EQ0=低电平,240MHz 1.04 2.00 2.81 dB
EQHS 高速 RX 均衡 EQ1=悬空,EQ0=悬空,240MHz 1.45 2.68 3.8 dB
EQHS 高速 RX 均衡 EQ1=悬空,EQ0=高电平,240MHz 1.73 3.09 4.4 dB
EQHS 高速 RX 均衡 EQ1=高电平,EQ0=低电平,240MHz 2.00 3.46 4.7 dB
EQHS 高速 RX 均衡 EQ1=高电平,EQ0=悬空,240MHz 2.25 3.80 5.1 dB
EQHS 高速 RX 均衡 EQ1=高电平,EQ0=高电平,240MHz 2.25 3.80 5.1 dB
PEHS 高速 TX 预加重 EQ1=低电平,EQ0=低电平,240MHz 0.25 0.48 0.75 dB
PEHS 高速 TX 预加重 EQ1=低电平,EQ0=悬空,240MHz 0.62 0.9 1.2 dB
PEHS 高速 TX 预加重 EQ1=低电平,EQ0=高电平,240MHz 0.89 1.36 1.5 dB
PEHS 高速 TX 预加重 EQ1=悬空,EQ0=低电平,240MHz 1.4 1.7 2.0 dB
PEHS 高速 TX 预加重 EQ1=悬空,EQ0=悬空,240MHz 1.7 2.1 2.5 dB
PEHS 高速 TX 预加重 EQ1=悬空,EQ0=高电平,240MHz 2.1 2.5 2.9 dB
PEHS 高速 TX 预加重 EQ1=高电平,EQ0=低电平,240MHz 2.7 3.2 3.7 dB
PEHS 高速 TX 预加重 EQ1=高电平,EQ0=悬空,240MHz 3.4 4.0 4.6 dB
PEHS 高速 TX 预加重 EQ1=高电平,EQ0=高电平,240MHz 3.4 4.0 4.6 dB
CDP
VDM_SRC VDM_SRC 电压 负载电流范围为 0uA 至 250uA 0.5 0.7 V
IDP_SINK IDP_SINK (D+) D+ 电压 = 0V 至 0.7V 25 175 μA
VDAT_REF+ VDAT_REF 比较器上升阈值 300 400 mV
VDAT_REF- VDAT_REF 比较器下降阈值 275 385 mV
VDAT_REF_HYS VDAT_REF 比较器迟滞 15 20 25 mV
热关断
TSD+ 热关断开启温度 160 170 180 °C
TSD- 热关断关闭温度 150 160 170 °C
TSDHYS 热关断迟滞 10 °C
如果 VBUSx 引脚在外部连接至相应的 V3P3Vx 引脚,那么 VBUSx 上的 UVLO 阈值由 UV+(V3P3Vx)、UV-(V3P3Vx) 和 UVHYS(V3P3Vx) 控制
如果 VCCX 引脚在外部连接到相应的 V1P8Vx 引脚,则 VCCX 上的 UVLO 阈值由 UV+(V1P8Vx)、UV-(V1P8Vx) 和 UVHYS(V1P8Vx) 控制