ZHCSMC5G December 2019 – February 2023 ISO6740 , ISO6741 , ISO6742
PRODUCTION DATA
图 6-1 ISO6740 DW 封装 16 引脚 SOIC-WB 顶视图
图 6-2 ISO6741 DW 封装 16 引脚 SOIC-WB 顶视图
图 6-3 ISO6742 DW 封装 16 引脚 SOIC-WB 顶视图| 引脚 | I/O | 说明 | |||
|---|---|---|---|---|---|
| 名称 | ISO6740 | ISO6741 | ISO6742 | ||
| EN1 | - | 7 | 7 | I | 输出使能 1。EN1 为高电平或开路时,启用侧 1 的输出引脚,EN1 为低电平时,处于高阻抗状态。 |
| EN2 | 10 | 10 | 10 | I | 输出使能 2。EN2 为高电平或开路时,启用侧 2 的输出引脚,EN2 为低电平时,处于高阻抗状态。 |
| GND1 | 2、8 | 2,8 | 2,8 | — | VCC1 的接地连接 |
| GND2 | 9、15 | 9,15 | 9,15 | — | VCC2 的接地连接 |
| INA | 3 | 3 | 3 | I | 输入,通道 A |
| INB | 4 | 4 | 4 | I | 输入,通道 B |
| INC | 5 | 5 | 12 | I | 输入,通道 C |
| IND | 6 | 11 | 11 | I | 输入,通道 D |
| NC | 7 | - | - | 未连接 | |
| OUTA | 14 | 14 | 14 | O | 输出,通道 A |
| OUTB | 13 | 13 | 13 | O | 输出,通道 B |
| OUTC | 12 | 12 | 5 | O | 输出,通道 C |
| OUTD | 11 | 6 | 6 | O | 输出,通道 D |
| VCC1 | 1 | 1 | 1 | — | 电源,侧 1 |
| VCC2 | 16 | 16 | 16 | — | 电源,侧 2 |