ZHCSXV4A September 2024 – March 2025 DRV81080-Q1
PRODUCTION DATA
|
参数 |
测试条件 |
最小值 | 标称值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
|
tnSCS_lead |
使能超前时间(下降 nSCS 至上升 SCLK) |
200 |
ns |
|||
| tnSCS_lag | 使能滞后时间(下降 SCLK 至上升 nSCS) |
200 |
ns |
|||
| tnSCS_td | 传输延迟时间(上升 nSCS 至下降 nSCS) |
250 |
ns |
|||
| tSDO_en | 输出使能时间(下降 nSCS 至 SDO 有效) | SDO 引脚上 CL = 20pF |
200 |
ns |
||
| tSDO_dis | 输出禁用时间(上升 nSCS 至 SDO 高阻态) | SDO 引脚上 CL = 20pF |
200 |
ns |
||
|
fSCLK |
串行时钟频率 |
5 |
MHz |
|||
| tSCLK_P | 串行时钟周期 |
200 |
ns |
|||
| tSCLK_H | 串行时钟逻辑高电平时间 |
75 |
ns |
|||
| tSCLK_L | 串行时钟逻辑低电平时间 |
75 |
ns |
|||
|
tSDI_su |
数据设置时间(SDI 至下降 SCLK 所需的时间) |
20 |
ns |
|||
| tSDI_h | 数据保持时间(下降 SCLK 至 SDI) |
20 |
ns |
|||
| tSDO_v | 带容性负载的输出数据有效时间 | SDO 引脚上 CL = 20pF |
100 |
ns |
||