ZHCSNS5A April   2021  – December 2021 DAC53004 , DAC63004

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. 引脚配置和功能
  6. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  建议的操作条件
    4. 6.4  热性能信息
    5. 6.5  电气特性:电压输出
    6. 6.6  电气特性:电流输出
    7. 6.7  电气特性:比较器模式
    8. 6.8  电气特性:通用
    9. 6.9  时序要求:I2C 标准模式
    10. 6.10 时序要求:I2C 快速模式
    11. 6.11 时序要求:I2C 超快速模式
    12. 6.12 时序要求:SPI 写入操作
    13. 6.13 时序要求:SPI 读取和菊花链操作 (FSDO = 0)
    14. 6.14 时序要求:SPI 读取和菊花链操作 (FSDO = 1)
    15. 6.15 时序要求:GPIO
    16. 6.16 时序图
    17. 6.17 典型特性:电压输出
    18. 6.18 典型特性:电流输出
    19. 6.19 典型特性:比较器
    20. 6.20 典型特性:通用
  7. 详细说明
    1. 7.1 Overview
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 智能数模转换器 (DAC) 架构
      2. 7.3.2 数字输入/输出
      3. 7.3.3 非易失性存储器 (NVM)
      4. 7.3.4 Power Consumption
    4. 7.4 器件功能模式
      1. 7.4.1 电压输出模式
        1. 7.4.1.1 电压基准和 DAC 传递函数
          1. 7.4.1.1.1 内部基准
          2. 7.4.1.1.2 外部基准
          3. 7.4.1.1.3 电源作为基准
      2. 7.4.2 电流输出模式
      3. 7.4.3 比较器模式
        1. 7.4.3.1 可编程迟滞比较器
        2. 7.4.3.2 可编程窗口比较器
      4. 7.4.4 故障转储模式
      5. 7.4.5 应用特定模式
        1. 7.4.5.1 电压裕量和调节
          1. 7.4.5.1.1 高阻抗输出和 PROTECT 输入
          2. 7.4.5.1.2 可编程转换率控制
          3. 7.4.5.1.3 PMBus 兼容模式
        2. 7.4.5.2 函数生成
          1. 7.4.5.2.1 三角波形生成
          2. 7.4.5.2.2 锯齿波形生成
          3. 7.4.5.2.3 正弦波形生成
      6. 7.4.6 器件复位和故障管理
        1. 7.4.6.1 上电复位 (POR)
        2. 7.4.6.2 外部复位
        3. 7.4.6.3 寄存器映射锁定
        4. 7.4.6.4 NVM 循环冗余校验 (CRC)
          1. 7.4.6.4.1 NVM-CRC-FAIL-USER 位
          2. 7.4.6.4.2 NVM-CRC-FAIL-INT 位
      7. 7.4.7 Power-Down Mode
        1. 7.4.7.1 Deep-Sleep Mode
    5. 7.5 编程
      1. 7.5.1 SPI 编程模式
      2. 7.5.2 I2C 编程模式
        1. 7.5.2.1 F/S 模式协议
        2. 7.5.2.2 I2C 更新序列
          1. 7.5.2.2.1 地址字节
          2. 7.5.2.2.2 命令字节
        3. 7.5.2.3 I2C 读取序列
      3. 7.5.3 通用输入/输出 (GPIO) 模式
    6. 7.6 寄存器映射
      1. 7.6.1  NOP 寄存器(地址 = 00h)[复位 = 0000h]
      2. 7.6.2  DAC-X-MARGIN-HIGH 寄存器(地址 = 01h、07h、0Dh、13h)[复位 = 0000h]
      3. 7.6.3  DAC-X-MARGIN-LOW 寄存器(地址 = 02h、08h、0Eh、14h)[复位 = 0000h]
      4. 7.6.4  DAC-X-VOUT-CMP-CONFIG 寄存器(地址 = 03h、09h、0Fh、15h)[复位 = 0000h]
      5. 7.6.5  DAC-X-IOUT-MISC-CONFIG 寄存器(地址 = 04h、0Ah、10h、16h)[复位 = 0000h]
      6. 7.6.6  DAC-X-CMP-MODE-CONFIG 寄存器(地址 = 05h、0Bh、11h、17h)[复位 = 0000h]
      7. 7.6.7  DAC-X-FUNC-CONFIG 寄存器(地址 = 06h、0Ch、12h、18h)[复位 = 0000h]
      8. 7.6.8  DAC-X-DATA 寄存器(地址 = 19h、1Ah、1Bh、1Ch)[复位 = 0000h]
      9. 7.6.9  COMMON-CONFIG 寄存器(地址 = 1Fh)[复位 = 0FFFh]
      10. 7.6.10 COMMON-TRIGGER 寄存器(地址 = 20h)[复位 = 0000h]
      11. 7.6.11 COMMON-DAC-TRIG 寄存器(地址 = 21h)[复位 = 0000h]
      12. 7.6.12 GENERAL-STATUS 寄存器(地址 = 22h)[复位 = 00h、DEVICE-ID、VERSION-ID]
      13. 7.6.13 CMP-STATUS 寄存器(地址 = 23h)[复位 = 0000h]
      14. 7.6.14 GPIO-CONFIG 寄存器(地址 = 24h)[复位 = 0000h]
      15. 7.6.15 DEVICE-MODE-CONFIG 寄存器(地址 = 25h)[复位 = 0000h]
      16. 7.6.16 INTERFACE-CONFIG 寄存器(地址 = 26h)[复位 = 0000h]
      17. 7.6.17 SRAM-CONFIG 寄存器(地址 = 2Bh)[复位 = 0000h]
      18. 7.6.18 SRAM-DATA 寄存器(地址 = 2Ch)[复位 = 0000h]
      19. 7.6.19 DAC-X-DATA-8BIT 寄存器(地址 = 40h、41h、42h、43h)[复位 = 0000h]
      20. 7.6.20 BRDCAST-DATA 寄存器(地址 = 50h)[复位 = 0000h]
      21. 7.6.21 PMBUS-PAGE 寄存器 [复位 = 0300h]
      22. 7.6.22 PMBUS-OP-CMD-X 寄存器 [复位 = 0000h]
      23. 7.6.23 PMBUS-CML 寄存器 [复位 = 0000h]
      24. 7.6.24 PMBUS-VERSION 寄存器 [复位 = 2200h]
  8. 应用和实现
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
  9. 电源相关建议
  10. 10布局
    1. 10.1 布局指南
    2. 10.2 Layout Example
  11. 11Device and Documentation Support
    1. 11.1 接收文档更新通知
    2. 11.2 支持资源
    3. 11.3 Trademarks
    4. 11.4 Electrostatic Discharge Caution
    5. 11.5 术语表
  12. 12Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

DAC-X-FUNC-CONFIG 寄存器(地址 = 06h、0Ch、12h、18h)[复位 = 0000h]

PMBus 页面地址 = FFh,PMBus 寄存器地址 = D4h、D8h、DCh、E0h

图 7-28 DAC-X-FUNC-CONFIG 寄存器(X = 0、1、2、3)
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
CLR-SEL-X SYNC-CONFIG-X BRD-CONFIG-X FUNC-GEN-CONFIG-BLOCK
R/W-0h R/W-0h R/W-0h R/W-0h
表 7-29 DAC-X-FUNC-CONFIG 寄存器字段说明
字段 类型 复位 说明
15 CLR-SEL-X R/W 0 0:将 DAC-X 清除至零标度
1:将 DAC-X 清除至中标度
14 SYNC-CONFIG-X R/W 0 0:DAC-X 输出在写命令后立即更新
1:DAC-X 输出在 LDAC 引脚下降沿或 COMMON-TRIGGER 寄存器中的 LDAC 位设置为 1 时更新
13 BRD-CONFIG-X R/W 0 0:不使用广播命令更新 DAC-X
1:使用广播命令更新 DAC-X
表 7-30 线性转换模式:FUNC-GEN-CONFIG-BLOCK 字段说明
字段 类型 复位 说明
12-11 PHASE-SEL-X R/W 0 00:0°
01:120°
10:240°
11:90°
10-8 FUNC-CONFIG-X R/W 0 000:三角波
001:锯齿波
010:反锯齿波
100:正弦波
111:禁用函数生成
其他:无效
7 LOG-SLEW-EN-X R/W 0 0:启用线性转换
6-4 CODE-STEP-X R/W 0 用于线性转换模式的 CODE-STEP:
000:1-LSB
001:2-LSB
010:3-LSB
011:4-LSB
100:6-LSB
101:8-LSB
110:16-LSB
111:32-LSB
3-0 SLEW-RATE-X R/W 0 用于线性转换模式的 SLEW-RATE:
0000:对于裕度高和裕度低,无转换。波形生成无效。
0001:4µs/步进
0010:8µs/步进
0011:12µs/步进
0100:18µs/步进
0101:27.04µs/步进
0110:40.48µs/步进
0111:60.72µs/步进
1000:91.12µs/步进
1001:136.72µs/步进
1010:239.2µs/步进
1011:418.64µs/步进
1100:732.56µs/步进
1101:1282µs/步进
1110:2563.96µs/步进
1111:5127.92µs/步进
表 7-31 对数转换模式:FUNC-GEN-CONFIG-BLOCK 字段说明
字段 类型 复位 说明
12-11 PHASE-SEL-X R/W 0 00:0°
01:120°
10:240°
11:90°
10 - 8 FUNC-CONFIG-X R/W 0 000:三角波
001:锯齿波
010:反锯齿波
100:正弦波
111:禁用函数生成
其他:无效
7 LOG-SLEW-EN-X R/W 0 1:启用对数转换。
在对数转换模式下,DAC 输出以 3.125% 步进从 DAC-X-MARGIN-LOW 代码移至 DAC-X-MARGIN-HIGH 代码,反之亦然。
在正向转换时,下一步是 (1 + 0.03125) 乘以当前步进。
在反向转换时,下一步是 (1 ‒ 0.03125) 乘以当前步进。
当 DAC-X-MARGIN-LOW 为 0 时,转换从代码 1 开始。
每个步进的时间间隔由 RISE-SLEW-X 和 FALL-SLEW-X 定义。
6-4 RISE-SLEW-X R/W 0 对数转换模式的 SLEW-RATE(DAC-X-MARGIN-LOW 至 DAC-X-MARGIN-HIGH):
000:4µs/步进
001:12µs/步进
010:27.04µs/步进
011:60.72µs/步进
100:136.72µs/步进
101:418.64µs/步进
110:1282µs/步进
111:5127.92µs/步进
3-1 FALL-SLEW-X R/W 0 对数转换模式的 SLEW-RATE(DAC-X-MARGIN-HIGH 至 DAC-X-MARGIN-LOW):
000:4µs/步进
001:12µs/步进
010:27.04µs/步进
011:60.72µs/步进
100:136.72µs/步进
101:418.64µs/步进
110:1282µs/步进
111:5127.92µs/步进
0 X X 0 不用考虑