ZHCSP11A May   2022  – October 2025 CDCBT1001

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 断电容限输入
      2. 6.3.2 升压转换
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 处理器时钟上行转换
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

CDCBT1001 是 1.2V 至 3.3V 时钟缓冲器和电平转换器。VDD_IN 引脚电源电压定义了输入 LVCMOS 时钟的电平。VDD_OUT 引脚电源电压定义了输出 LVCMOS 时钟的电平。VDD_IN = 1.2V、1.8V、2.5V 或 3.3V ± 10%。VDD_OUT = 1.2V、1.8V、2.5V 或 3.3V ± 10%。

24MHz 频率下的 12kHz 至 5MHz 附加 RMS 抖动小于 0.8ps。

封装信息
器件型号封装(1)封装尺寸(2)
CDCBT1001DPW(X2SON,5)0.80mm × 0.80mm
有关更多信息,请参阅节 10
封装尺寸(长 × 宽)为标称值,并包括引脚(如适用)。
CDCBT1001 方框图方框图

CDCBT1001 引脚配置
引脚配置